1 / 16
文档名称:

计数1器实验.ppt

格式:ppt   大小:612KB   页数:16页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计数1器实验.ppt

上传人:分享精品 2017/11/22 文件大小:612 KB

下载得到文件列表

计数1器实验.ppt

相关文档

文档介绍

文档介绍:数字电子技术实验
计数与显示
一、实验目的
、译码器和七段显示器的使用方法。
用74LS161计数器、74LS248译码器
二、实验任务
、译码器和七段显示器的综合应用。

数字电路实验箱(74LS161、4511、BS311201、74LS00数字集成芯片、脉冲源)、数字万用表、示波器、导线。
三、实验设备
四、实验原理及步骤
74LS161引脚图
74LS48引脚图
七段数码管显示笔段
接地;
接电源+5V。
74LS161逻辑符号
输出高位
74LS161
ET
EP
Co
输入输出端说明
CR: 异步清零端,低电平有效;
LD: 同步置数端,低电平有效;
ET、EP:使能端,高电平有效;
CP:计数器时钟;
D、C、B、A:数据输入端;
QD、QC、QB、QA :数据输出端;
Co:进位端。
输入
输出
CR LD ET EP CP D C B A
QD QC QB QA
0 × × × × × × × ×
1 0 × × d c b a
1 1 1 1 × × × ×
1 1 0 × × × × × ×
1 1 × 0 × × × × ×
0 0 0 0
d c b a
加计数
保持
保持
74LS161 功能表
低电平有效
74LS161 是一个可预置的4位二进制同步加法计数器,它的计数长度是16。
低电平上升沿有效
计数器
译码器
显示器
计数、译码、显示电路框图
进制=计数长度=脉冲的个数
脉冲信号
用带清“0”输入端的中规模N进制计数器,实现带显示的M进制计数,计数长度M(M≤N),新的计数器有效状态是S0~SM-1。
清“0”和预置“0”
同步置“0”(用LD置“0”,与CP上升沿有关),计数值M-1
异步清“0”(用CR清“0”,与CP无关),计数值M,此时 SM 为过渡过程。
用74LS161计数器、4511译码器、BS311201显示器和74LS00实现一个带显示的60进制计数器,应分别需要两片计数器、译码器和显示器,显示计数状态是0~59。
74LS161计数器是16进制的4位二进制加法器。个位、十位要实现<N=16的计数,方法如下:
举例:计数器用同步置“0”实现九进制
状态转换图为:
0000
0100
0001
0010
0011
0101
0110
0111
1000
S8
S0
“1”
“1”
74LS161
EP
Co
“0”
“1”
&
计数值M-1=9-1=8(QDQCQBQA=1000),即从QD端红线引出。
当计数至8(QD=“1”)时,经“与非”门输出“0”到LD端,在下一个脉冲(第9个脉冲)的上升沿到达时将输出置入0000状态。有效状态是S0~S8。
ET
举例:计数器用异步清“0”实现九进制
其状态转换图为:
0000
0100
1001
0001
0010
0011
0101
0110
0111
1000
“1”
74LS161
EP
Co
&
“1”
S9异步清零
计数值M=9 (QDQCQBQA=1001),即从QDQA端红线引出。
当第9个脉冲的上升沿到达时,QDQCQBQA=1001,QDQA经“与非”门输出“0”到CR端,立即使输出返回0000状态(1001状态仅瞬间出现)。有效状态是S0~S8。
ET