1 / 66
文档名称:

2015计算机组成原理期末试卷试卷-白中英.doc

格式:doc   大小:506KB   页数:66页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

2015计算机组成原理期末试卷试卷-白中英.doc

上传人:碎碎念的折木 2024/3/24 文件大小:506 KB

下载得到文件列表

2015计算机组成原理期末试卷试卷-白中英.doc

相关文档

文档介绍

文档介绍:该【2015计算机组成原理期末试卷试卷-白中英 】是由【碎碎念的折木】上传分享,文档一共【66】页,该文档可以免费在线阅读,需要了解更多关于【2015计算机组成原理期末试卷试卷-白中英 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。本科生期末试卷(一)一、选择题(每小题1分,共15分)1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(B)计算机。A并行B冯?诺依曼C智能D串行2某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为(A)。31303130A-(2-1)B-(2-1)C-(2+1)D-(2+1)3以下有关运算器的描述,(C)是正确的。A只做加法运算B只做算术运算C算术运算与逻辑运算D只做逻辑运算4EEPROM是指(D)。A读写存储器B只读存储器C闪速记忆体D电擦除可编程只读存储器5常用的虚拟存储系统由(B)两级存储器组成,其中辅存是大容量的磁表面存储器。Acache-主存B主存-ache-辅存D通用寄存器-cache6RISC访内指令中,操作数的物理位置一般安排在(C)。A栈顶和次栈顶B两个主存单元C一个主存单元和一个通用寄存器D两个通用寄存器7当前的CPU由(B)组成。A控制器B控制器、运算器、cacheC运算器、主存D控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(D)。A具备同等水平B不具备同等水平C小于前者D大于前者9在集中式总线仲裁中,(C)方式回应时间最快。A独立请求B计数器定时查询C菊花链10CPU中跟踪指令后继地址的寄存器是(C)。A地址寄存器B指令计数器C程序计数器D指令寄存器11从信息流的传输速度来看,(A)系统工作效率最低。A单总线B双总线C三总线D多总线12单级中断系统中,CPU一旦回应中断,立即关闭(C)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。A中断允许B中断请求C中断屏蔽DDMA请求13安腾处理机的典型指令格式为(A)位。A32位B64位C41位D48位14下面操作中应该由特权指令完成的是()。A设置定时器的初值B从用户模式切换到管理员模式C开定时器中断D关中断15下列各项中,不属于安腾体系结构基本特征的是()。A超长指令字B显式并行指令计算C推断执行D超线程二、填空题(每小题2分,共20分)1字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。4虚拟存储器分为页式、(端)式、(段页)式三种。5安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的()字段,它们用于指定()2个源操作数和1个目标操作数的地址。6CPU从存储器取出一条指令并执行该指令的时间称为(指令),它常用若干个(时钟周期)来表示。7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个(推断寄存器)和8个()。8衡量总线性能的重要指标是(带宽),它定义为总线本身所能达到的最高传输速率,单位是(Mbps)。9DMA控制器按其结构,分为(选择型)DMA控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。1064位处理机的两种典型体系结构是(MIPS)和(RICS)。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。三、简答题(每小题8分,共16分)1CPU中有哪几类主要寄存器,用一句话回答其功能。答:(DR)(IR)(PC)(AR)(AC)(PSW)。功能:进行算数运算与逻辑运算2指令和数据都用二进制代码存放在存储器中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。答:在时间上,取址周期凑个存储器中取出的是指令,而执行周期凑个存储器取出或往存储器在写入的是数据,在空间上,从存储器中取出指令送控制器,而执行周期从存储器从取的数据送运算器、往存储器写入的数据也是来自运算器四、计算题(10分)设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。六、设计题(15分)某计算机有下图所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR为主存数据寄存器,MAR为主存地址寄存器,R,R为通用寄存器,IR为指令寄存器,PC为程序计数器(具有自动加1功能),C、D为暂存寄存器,ALU为03算术逻辑单元,移位器可左移、右移、直通传送。?将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。?画出“ADDR1,(R2)”指令周期流程图。该指令的含义是将R中的数与(R)指示的主存单元中的数相加,12相加的结果直通传送至R中。1?若另外增加一个指令存贮器,修改数据通路,画出?的指令周期流程图。七、分析计算题(12分)如果一条指令的执行过程分为取指令、指令译码、指令执行三个子过程,每个子过程时间都为100ns。?请分别画出指令顺序执行和流水执行方式的时空图。?计算两种情况下执行n=1000条指令所需的时间。?流水方式比顺序方式执行指令的速度提高了几倍,本科生期末试卷(二)一、选择题(每小题1分,共15分)1冯?诺依曼机工作的基本方式的特点是(B)。A多指令流单数据流B按地址访问并顺序执行指C堆栈操D存贮器按内容选择地址2在机器数(BC)中,零的表示形式是唯一的。A原码B补码C移码D反码3在定点二进制运算器中,减法运算一般通过(D)来实现。A原码运算的二进制减法器B补码运算的二进制减法器C原码运算的十进制加法器D补码运算的二进制加法器4某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是(D)。A0—64MBB0—32MBC0—32MD0—64M5主存贮器和CPU之间增加cache的目的是(A)。A解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C扩大CPU中通用寄存器的数量D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C)。A堆栈寻址方式B立即寻址方式C隐含寻址方式D间接寻址方式7同步控制是(C)。A只适用于CPU控制的方式B只适用于外围设备控制的方式C由统一时序信号控制的方式D所有指令执行时间都相同的方式8描述PCI总线中基本概念不正确的句子是(C)。APCI总线是一个与处理器无关的高速外围设备BPCI总线的基本传输机制是猝发式传送CPCI设备一定是主设备D系统中只允许有一条PCI总线9CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为(B)。A512KBB1MBC256KBD2MB10为了便于实现多级中断,保存现场信息最有效的办法是采用(B)。A通用寄存器B堆栈C存储器D外存11特权指令是由(C)执行的机器指令。A中断程序B用户程序C操作系统核心程序DI/O程序12虚拟存储技术主要解决存储器的(B)问题。A速度B扩大存储容量C成本D前三者兼顾13引入多道程序的目的在于(A)。A充分利用CPU,减少等待CPU时间B提高实时回应速度C有利于代码共享,减少主辅存信息交换量D充分利用存储器1464位双核安腾处理机采用了(B)技术。A流水B时间并行C资源重复D流水+资源重复15在安腾处理机中,控制推测技术主要用于解决(B)问题。A中断服务B与取数指令有关的控制相关C与转移指令有关的控制相关D与存数指令有关的控制相关二、填空题(每小题2分,共20分)1在计算机术语中,将ALU控制器和(运算器)存储器合在一起称为(CPU)。2数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。3广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。4反映主存速度指标的三个术语是存取时间、(存储器带宽)和(存储周期)。5形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。6CPU从(存储器)取出一条指令并执行这条指令的时间和称为(指令周期)。7RISC指令系统的最大特点是:只有(取数)指令和(存数)指令访问记忆体,其余指令的操作均在寄存器之间进行。8微型机的标准总线,从带宽132MB/S的32位(字长)总线发展到64位的(指令)总线。9IA-32表示(intel)公司的(64)位处理机体系结构。10安腾体系机构采用显示并行指令计算技术,在指令中设计了(属性)字段,用以指明哪些指令可以(并行)执行。三、简答题(每小题8分,共16分)1简述64位安腾处理机的体系结构主要特点。1:显式并行指令计算技术。2超长指令字技术3分支推断技术4推测技术5软件流水技术6寄存器堆栈技术2画出分布式仲裁器的逻辑示意图。《195页》四、计算题(10分)已知x=-,y=+,求:?[x],[-x],[y],[-y];补补补补?x+y,x-y,判断加减运算是否溢出。五、分析题(12分)参见图1,这是一个二维中断系统,请问:?在中断情况下,CPU和设备的优先级如何考虑,请按降序排列各设备的中断优先级。?若CPU现执行设备C的中断服务程序,IM,IM,IM的状态是什么,如果CPU执行设备H的中断服务程序,210IM,IM,IM的状态又是什么,210?每一级的IM能否对某个优先级的个别设备单独进行屏蔽,如果不能,采取什么方法可达到目的,?若设备C一提出中断请求,CPU立即进行回应,如何调整才能满足此要求,六、设计题(15分)图2所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W#信号控制),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路。另外,在线标注有小圈表示有控制信号,例中y表示y寄存器的输入控制信号,R为寄存器R的输出i1o1控制信号,未标字符的线为直通线,不受控制。?“ADDR2,R0”指令完成(R)+(R)?R的功能操作,画出其指令周期流程图,假设该指令的地址已放入PC中。020并在流程图每一个CPU周期右边列出相应的微操作控制信号序列。?若将(取指周期)缩短为一个CPU周期,请先画出修改数据通路,然后画出指令周期流程图。七、分析题(12分)设有k=4段指令流水线,它们是取指令、译码、执行、存结果,各流水段持续时间均为Δt。?连续输入n=8条指令,请画出指令流水线时空图。?推导流水线实际吞吐率的公式P,它定义为单位时间中输出的指令数。?推导流水线的加速比公式S,它定义为顺序执行几条指令所用的时间与流水执行几条指令所用的时间之比。