1 / 94
文档名称:

《频率计设计应用》.ppt

格式:ppt   大小:6,239KB   页数:94页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

《频率计设计应用》.ppt

上传人:相惜 2024/4/16 文件大小:6.09 MB

下载得到文件列表

《频率计设计应用》.ppt

相关文档

文档介绍

文档介绍:该【《频率计设计应用》 】是由【相惜】上传分享,文档一共【94】页,该文档可以免费在线阅读,需要了解更多关于【《频率计设计应用》 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。第2章频率计设计应用?CPLD与FPGA的应用?,通过编程将局部根本逻辑门按照逻辑关系连接起来,就可以实现一个数字系统,改变连线关系那么可以实现另一个数字系统。这种可以通过编程改变逻辑门连接关系的集成电路芯片就是可编程逻辑器件PLD(ProgrammableLogicDevices),〕集成度高、可靠性好。2〕工作速度快。3〕提高系统的设计灵活性。4〕缩短设计周期。5〕增加系统的保密性能。(Fuse)型器件反熔丝(Anti-fuse)=CD+/A/BC+/ABD+A/BD+AB/C/DCD/A/BC/ABDA/BDAB/C/——用户决定连接点ACDBFF=CD+/A/BC+/ABD+A/BD+AB/C/DCD/A/BC/ABDA/BDAB/C/——用EEPROM设置选择输出极性XOR设A为0,输出F设A为1,输出/F...输出=/AF+A/——决定组合逻辑还是时序逻辑XOR……DQCLKD1D2Y2-1MUXB=1,输出D1,组合电路B=0,输出D2,时序电路B编辑课件