1 / 8
文档名称:

《数字逻辑与数字系统》期末考试试题(A).pdf

格式:pdf   大小:241KB   页数:8页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

《数字逻辑与数字系统》期末考试试题(A).pdf

上传人:小屁孩 2024/5/9 文件大小:241 KB

下载得到文件列表

《数字逻辑与数字系统》期末考试试题(A).pdf

相关文档

文档介绍

文档介绍:该【《数字逻辑与数字系统》期末考试试题(A) 】是由【小屁孩】上传分享,文档一共【8】页,该文档可以免费在线阅读,需要了解更多关于【《数字逻辑与数字系统》期末考试试题(A) 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..北京邮电大学2008——2009学年第一学期《数字逻辑与数字系统》期末考试试题(A)一、学生参加考试须带学生证或学院证明,未带者不准进入考场。学生必须考按照监考教师指定座位就坐。试二、书本、参考资料、书包等物品一律放到考场指定位置。注三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有意考场违纪或***行为者,按相应规定严肃处理。事四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。项五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。考试数字逻辑与数字系统考试时间2009年1月13日课程题号一二三四五六七八总分满分1020101010121414得分阅卷教师一、选择题(每小题1分,共10分。)=A(A+B)+B(B+C+D)=()+,其差异在于后者().(10000011)的二进制码为()。8421BCDA.(10000011)B.(10100100)C.(1010011)D.(11001011)。如果只进行4位数据比较,那么三个级联输入端a<b、a>b、a=b应为()。<b接地,a>b接地,a=<b接高电平,a>b接高电平,a=<b接高电平,a>b接高电平,a=<b接地,a>b接地,a=b接高电平:..()位二进制数码的寄存器。()。,称为具有自启动能力。,称为具有自启动能力。,称为具有自启动能力。,称为具有自启动能力。,它是设计()的重要工具。,原因在于()。()的高密度PLD产品。,其地址线有14条(A~A)、数据线有D~D。现有芯片32K×8、013078K×2、14K×4、16K×4。确定正确方案为()。××××4四片二、填空题(每小题2分,共20分)、__________、___________。=Q工作,应使输入J=()、K=()。n+,是___________________________。。接收方收到这样一组数据(111001010)2(最后一位为监督码元),数据是___________(正确/错误)的。,当采用共阳极接法时,fgbec若a~g=0100100,则显示的数字是_______。d:..,函数F的最小项表达式“1”GY10GY2A1为______________________________________。、可擦除ROM有两种芯片,3一种是EPROM,另一种是__________________。,16YAY07图1与阵列______________、或阵列____________。、_______________、___________________。。三、组合逻辑分析(10分)可控函数发生器如图2所示,其中C、CA12为控制端,A和B为输入变量,F为输出变量。(A,B,C,C)的逻辑表达式;、C的取值如表4,写出F与A、B1212图2表4C1C2F=f(A,B)00011011:..四、时序电路分析(10分)十进制同步计数器输入输出74LS162改变模值的连接电CrLDPTcpDCBAQQQQDCBA路如图3。CO是进位输出信L×××↑××××LLLL号,当QQQQ=1001时,HL××↑dcbadcbaDCBACO=1。HHHH↑××××计数回答如下问题:???(复位法、预置法)图3:..五、组合电路设计(10分)设计一个能判断某同学是否结业的逻辑电路,参加四门考试,规定如下:☆政治及格得1分不及格得0分☆理化及格得2分不及格得0分☆英语及格得3分不及格得0分☆数学及格得4分不及格得0分若总得分为6分以上(包括6分)就可结业。要求:;;“与或”表达式;。:..六、时序电路设计(12分)设计一个1011序列检测器(序列不重叠),X为输入信号,Z为输出信号。;;;、激励方程、输出方程。:..七、硬件描述语言设计(14分)采用VHDL语言设计一个计数监视电路图4所示。AQ8421BCD码十进制计数器处于计数状态,当其计数值3十进制QBY2监视电路能被2整除时,该监视电路输出1,否则输出0。计数器QC1写出完整的设计源程序。CPQD0图4:..八、小型控制器设计(14分)某数字系统的ASM图如图5所示,设计多路选择器型控制器电路。;;、10Z2、Z3的表达式;。1Z2YQ0100Z3Y11XR100Z1图5