文档介绍:该【山东科技大学嵌入式系统设计作业习题 】是由【1781111****】上传分享,文档一共【7】页,该文档可以免费在线阅读,需要了解更多关于【山东科技大学嵌入式系统设计作业习题 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。(A)(A)SRAM比DRAM慢(B)SRAM比DRAM耗电多(C)DRAM存储密度比SRAM高得多(D)DRM需要周期性刷新第三章:,该工程编译所有的库文件和所有用于创建一个新工程所必须的用户可修改文件。(错)2、Bootloader主要功能是(系统)初始化、加载和运行(内核)程序3、的下载,只能使用串口(1),也就是对应串口发送接收引脚。STM32ISPPA(9)zPA(10)4、上位机软件(mcuisp),设置DTR的(低)电平复位,RTS(高)电平进BOotLoader,实现一键下载。、文件中的代表(高密度)产品,容量大于第四章:(256K)β用输入输出接口GPIOL每个通用I/O端口有O个32位的配置寄存器,()个32位的数据寄存器,()个32位的置位/复位寄存器,O个16位的复位寄存器,(B)个32位的锁定寄存器(A)2,1,2,1,1(B)2,2,1,1,1(C)2,2,2,1,1(D)2,2,1,2,12.(A)寄存器的目的就是用来允许对GPIO寄存器进行原子的读/修改操作(A)GPIOX_BSRR和GPIOX_BRR(B)GPIOX_CRL和GPIOX_CRH(C)GPIOX_BSRR和GPIOX_LCKR(D)GPlOX」,当它们被配置为(A)时可以是激活的或者非激活的(A)输入(B)输出(C)推挽(D),尽管1/。端口寄存器必须以(D)的方式访问(A)16位字(B)16位字节(C)32位字节(D)(FunctionaIState)类型被赋予以下两个值(A)(A)ENABLE或者DISABLE(B)SET或者RESTE(C)YES或者NO(D)(FIagStatUS)类型被赋予以下两个值(C)(A)ENABLE或者DISABLE(B)ESS或者ERRoR(C)SET或者RESTE(D),在GPIO控制LED电路设计时,要使最大输出速度为IOMHz,应该设置(B)(Fy[l:O](B)MODEy[l:0](C)MODE(F8?以下为GPlO端口配置寄存器的描述,在GPlO控制LED电路设计时,要使最大输出速度为2MHz,应该设置MODE[1:0]值为(C)(A)00(B)Ol(C)10(D)-M3体系架构中,有了位带位操作后,可以使用普通的加载/存储指令来对单一的比特进行读写。(对)-M3体系架构中,有两个区中实现了位带:一个是SRAM区的最低IMB范围,第二个则是片内外设区的最低IMB范围。(对)[15:0]是只读的,并且仅能按字访问,它们包含相关1/0端口的输入值。(对)第五章:,当按键按下时将出现下降沿。(对)()本质上操作的是(ODR)寄存器。。(错)。(对)()中变量key-up的作用是为了标记当前按键的状态。(对)第六章:时钟系统1、三种不同的时钟源可被用来驱动系统时钟(SYSeLK),其中不包括(D)、AHB和APB2域的最大频率是(72MHz)。APBl域的最大允许频率是(36MHZ)O3、三种不同的时钟源可以给RTCeLK提供时钟,其中不包括()(外部)高速时钟(使能)..若使设置为倍频,可将寄存器位设置为5PLL9(PLLMUL)(Olll)β第七章:(C)可屏蔽中断通道(A)40(B)50(C)60(D)(A)位来编辑中断的优先级(A)4(B)8(C)16(D)(C)个IRQ中断(A)127(B)128(C)240(D),主要目的是(C)(A)结构更紧凑,减小芯片的尺寸(B)连接更可靠,减小出错的概率(C)减小延时,高效处理最近发生的中断(D)无所谓,没有特别的意思,(B)(A)只要响应优先级不一样就有可能发生中断嵌套(B)只要抢占式优先级不一样就有可能发生中断嵌套(C)只有抢占式优先级和响应优先级都不一才有可能发生中断嵌套(D),可将中断分为(B)组(A)4(B)5(C)6(D)(B)(A)所有中断和异常(B)除了NMl外所有异常和中断(C)除了NMI、异常所有其他中断(D)(NVlC)具有(A)个可编程的优先等级。。(错),中断的使能和禁止和它无关。(错),异常就是中断。(对),中断的使能和禁止和它无关。(错)。(错),一定会发生抢占。(错)。(对)第八章:,按数据传送方向可以分为虹、半双工与全双工三种形式。,按同步时钟类型可以分为琏与同步两种串行通信方式。(UART)共有三个接口,分别是段、RXD和GND。,包括起始位、数据位与停止位等三个部分以及可选择的奇偶校验位。,波特率寄存器(USARTBRR)(十进制)才可以生成960ObPS波特率。(USART_BRR)(十进制),实际应当写入0X0271(十六进制)。,IIC通信是半双工异步通信。(J),一端的TXD连接到另一端的RXDo(√)。(×)。(×)第九章,,这些外部中断线又对应二个中断向量。,下降沿触发,()。。-PA15对应外部中断线0。(X)。(J)。(√)。(X),因此在触发中断后不需要清除中断标志位。(×)第十章:,生个通用定时器和2个基本定时器。、向下计数、向上/向下计数。,计数器从O计数到自动装载值,然后重新从8开始计数并且产生一个计数器溢出事件。,计数器从自动装载值开始向下计数到0,然后从自动装载值重新开始并且产生一个计数器向下溢出事件。、自动装载寄存器和预分频器寄存器可以由软件读写,即使是在计数器正在运行的状态下。(J)。(×)。(√),不共享任何资源。(J),首先应当判断触发定时器中断的中断源。(J),运行完定时器初始化函数TIMjriIneBaSeInit(),定时器立即开始计数。(X)第十一章:。,其周期由ARR寄存器的值决定,R寄存器的值决定。,R寄存器的值时输出为有效电平,否则为无效电平。,需要配置IO口为复用推挽输出模式。。(√)。(×)。(√),可以通过重映射功能把该通道映射到其他特定引脚。(J)。(J),无效电平为低电平。(X)第十二章:>8080两种并行接口方式和SPI、IlC两种串行接口方式。。,以也作为数据传输的时钟线,数据只能在其低电平时期改变,并在上血锁存到数据线上。,命令/数据标志线为DC,高电平代表读写数据,低电平代表读写全金。*64bit大小,并将这些显存分为了a页。,不需要背光。(J)。(×),WR和RD分别代表向OLED写入数据和从OLED读取数据。(J)。(√)。(×)第十三章:LSTM32门03系列有工个ADC,精度为超_位,,其时钟频率由PCLK2分频产生。△通道,其中规则通道最多有16路,注入通道地多有4路。、,STM32F103的ADC转换结果为3072,。(!ADC-GetFlagStatus(ADC1,ADCFLAGEOC))的作用是等待转换结束。。(义),最短转换时间为(√).,每种模式下又支持单次转换或连续转换。(√)。(X),应当设置模式为浮空输入模式。(X)第十四章:LHC串行总线有2根双向信号线,一根是时钟线SCL,另一根是数据线SDA。,连接时均通过上拉电阻接正电源。,SCL为高电平期间,SDA线由高向低的变化表示起始信号;SeL为高电平期间,SDA线由低J包高的变化表示停止信号。,发送器每发送一个字节,就在时钟脉冲9期间释放数据线,由接收器反馈一个应答信号。。、同步串行通信。(J)。。(X),SCL为高电平期间,SDA上的数据不允许变化。(√),主机发送的设备地址是不相同的。(√),接收到最后一字节数据后主机应当向24C02发送非应答信号。(√)