1 / 6
文档名称:

计算机组成原理期中考试题.pdf

格式:pdf   大小:748KB   页数:6页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计算机组成原理期中考试题.pdf

上传人:1781111**** 2024/5/11 文件大小:748 KB

下载得到文件列表

计算机组成原理期中考试题.pdf

相关文档

文档介绍

文档介绍:该【计算机组成原理期中考试题 】是由【1781111****】上传分享,文档一共【6】页,该文档可以免费在线阅读,需要了解更多关于【计算机组成原理期中考试题 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..2012-2013学年第1学期A试卷?课程名称计算机组成原理卷别B□考试闭卷号号专业级班级学方式开卷□线本试卷共九大题(6页),满分100分,考试时间180分钟。请在答题纸上作答,在试卷上作答无效。名名栏姓(本题共小题,每题1分,共25分),描述浮点数操作速度指标的是()。程序中定义了三个变量x、y、z,其中x和z是int订订型,y为short型。当x=255,y=-16时,执行赋值语句z=x+y后,x、y、=000000FFH,y=FFF0H,z==000000FFH,y=FFF9H,z==000000FFH,y=FFF7H,z==000000FFH,y=FFF0H,z=,不采用随机存取方式的是(B)。若编译器将float型变量X分配在一个32位浮点寄存器FR1中,且X=-,,f,d数据类型分别为int,float和double(int用补码表示,float和double分别用IEEE754单精度和双精度浮点数据格式表示),已知i=1785,f=,d=,则结果为真是______(I)i=(int)(float)i(II)f=(float)(int)f(III)f=(float)(double)f(IV)(d+f)-d=fA:仅I和IIB:仅I和IIIC:仅II和IIID:。A存放一个二进制信息位的存贮元B存放一个机器字的所有存贮元集合系系C存放一个字节的所有存贮元集合D存放两个字节的所有存贮元集合;,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存223号单元所在主存块应装入到的Cache组号是______。:..,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是______。、、、、,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是______。%%%%,其中1位符号位,15位表示尾数。若用定点小数表示,则最大正小数为______。A+(12-16)B+(1–2-15)C2-16D2-,但没有数据错误,采用偶校验的字符码是______。,存储容量为2MB,若按字编址,它的寻址范围是______。,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2001H,相对位移量字段的内容为06H,则该转移指令成功转以后的目标地址是______。,错误的是______。、,计算机中的所有信息仍以二进制方式表示的理由是______。;B运算速度快;C物理器件的性能决定;D信息处理方便;,且[X]=10000011,则X的十进制数值是______。补A+125B–101C–125D+,它主要用来______。。A实现存贮程序和程序控制;B缩短指令长度,扩大寻址空间,提高编程灵活性;。C可直接访问外存;D提供扩展操作码的可能并降低指令译码的难度;。,评价计算机系统性能的综合参数是______。=FDH,r2=E2H,r3=90H,r4=F7H,若将运算结果存放在一个8位的寄存器中,则下列运算会发生溢出的是______A:r×r2B:r2×r3C:r1×r4D:r2××4位芯片组成一个8K×8位存储器,则地址0A4CH所在芯片的最小地址是______A:0000HB:0600HC:0C00HD:,,:仅I和IIB:仅II和IIIC:仅I,II,IIID:仅II,III,?诺依曼计算机中指令和数据均以二进制形式存放在存储器中,,存储容量为32K×8位,该芯片的地址线和数据线数目为______。2页共6页:..A32,8B15,8C16,8D8,8。,int型占32位,short型占16位,若有下列语句Unsignedshortx=65530;Unsignedinty=x;则执行后,----,采用小端方式存放数据。假定编译器规定int型和short型长度分别为32位和16位,并且数据按边界对齐存储。某C语言程序段如下:Struct{inta;charb;shortc:}record;=273;若record变量的首地址为0xc008,、、、、,,并且读、,,,,cache有4个行,Cache和主存之间交换的数据块为4个存储字。若Cache的内容初始为空,采用2路组相联映射方式和LRU替换策略。访问的主存地址依次为0,4,8,2,0,6,8,6,4,8时,,数据总线和地址总线共用一组总线,32位宽,存储字长也是32位。传送一次地址或一次数据需要一个时钟周期。采用猝发式发送,,、,,在I//、IIBI、IIICII、IIIDI、II、,中断隐指令完成的操作,除保护断点外,、IIBI、IIICII、IIIDI、II、,其中90秒为CPU时间,其余时间忽略不计,若CPU速度提高50%,I/O速度不变,,不属于偏移寻址方式的是():..,其中有进位/借位标志CF、零标志ZF、符号标志SF和溢出标志OF,条件转移指令bgt(无符号整数比较大于时转移)的转移条件是()+OF=+ZF=+ZF=+SF=,不可能传输的是(C)(应答),有利于实现指令流水线的是(D)、、、、II、,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是(C)(D)A:PCI、CRT、USB、EISAB:ISA、CPI、VESA、EISAC:ISA、SCSI、RAM、MIPSD:ISA、EISA、PCI、PCI-,中断服务程序执行顺序是(A)I、保护现场II、开中断III、关中断IV、保存断点V、中断事件处理VI、恢复现场VII、中断返回A:I、V、VI、II、VIIB:III、I、V、VIIC:III、IV、V、VI、VIID:IV、I、V、VI、,能缩短程序执行时间的措施是(D)I提高CPU时钟频率,II优化数据通过结构,III对程序进行编译优化A:仅I和IIB:仅I和IIIC:仅II和IIID:I,II,,能引起外部中断的事件是(A),硬布线控制器的特点是(D),,,,指令功能的修改和扩展难假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是(B)//、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27×29/32,Y=25×5/8,则用浮点加法计算X+Y的最终结果是(D)**********,每空1分,共25分),进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的(A)编码,汉字(B),(C)4页共6页:..码等三种不同用途的编码。。按读写性质分,光盘有(A),(B),(C)型三类光盘。(A),它定义为(B).为便于读写控制,存储器设计时写入时间和读出时间相等,但事实上写入时间(C)读出时间。,称为(A)方式,操作数可放在(B)寄存器,(C)寄存器,内存和指令中。:(A)、(B)、(C)。(A)存储器,是为了解决CPU和主存之间(B)不匹配而采用的一项重要技术。它与主存的替换算法有(C)、(D)、(E)。(A),而地址码字段指示(B)。(A)数的阶码,以便于比较两个(B).的大小和(C)操作。三、计算题一分).(10分)使用原码一位乘法计算X×Y。X=,Y=.(5分)用变形补码计算X+Y和X-Y,并指出运算结果是否溢出。X=,Y=、计算题二(本题5分)CPU执行一段时间后,Cache完成存取的次数为3900次,主存完成的存取次数为100次,已知Cache的存取周期为40ns,主存的存取周期为240ns。试求Cache/主存系统的效率和平均访问时间。五、计算题三(本题5分)有一个64K×16位的存储器,由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns。试问:(1)(1分)需要多少DRAM芯片?(2)(2分)采用异步刷新方式,如果单元刷新间隔不超过2ms,则刷新信号周期是多少?(3)(2分)如果采用集中式刷新,存储器刷新一遍最少要用多少时间?六、计算题四(本题5分)某处理器包含一个片内cache,容量为8KB,且采用4路组相联结构,块的大小为4个32位字。当Cache未命中时,以分组方式从主存读取4个字到Cache,假定主存容量为16MB,试说明:(1)(1分)Cache共分为多少组。(2)(4分)写出主存的字节地址的格式,并说明地址格式中的不同字段的作用和位数。七、分析题一(本题6分)某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址。试问:(1)(1分)该机可以配备的最大主存容量为多少?(2)(2分)该机主存采用64k×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需要多少个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为多少?(3)(3分)若为该机配备2K×16位的Cache,每块8B,采用2路组相联映射方式,试写出对主存地址各个字段的划分(标出各个字段的位数);若主存地址为462EH,则该地址可映射到Cache的哪一个组?八、分析题二(本题8分)设某机型寄存器字长16位,用十六进制方式表示,已知:变址寄存器的内容为0004H,PC的内容为0003H,内存中部分单元的内容如下:5页共6页:..地址内容地址内容0002H000AH0007H000AH0003H0002H0008H0002H0004H0007H0009H0003H0005H0004H000AH0009H0006H0005H000BH0008H指令为双字长指令,格式如下:操作码寻址方式码寄存器号(16位)直接地址/间接地址/立即数/相对位移量/形式地址(16位)若当前指令分别为下列寻址方式时,试求出操作数。(请写出详细计算过程,否则不给分)(1)(分)直接寻址(2)(2分)间接寻址(3)(2分)立即寻址(4)(2分)变址寻址6分)某机型16位字长指令格式如下:OP(5位)M(3位)D(8位)其中,D是形式地址,采用补码表示(包括一位符号位),M是寻址方式:M=0立即寻址;M=1直接寻址(这是D为地址,无符号数);M=2间接寻址;M=3变址寻址(变址寄存器Ri,16位);M=4基址寻址(基址寄存器Rb,16位);M=5相对寻址。(2分)该指令格式最多可以定义多少种不同的操作?立即数寻址操作数的范围是什么?(2分)写出各种寻址方式的有效地址的计算表达式。(2分)各种寻址方式能访问的最大主存范围是多少?6页共6页