1 / 27
文档名称:

天津科大数字电子技术与逻辑测试题2(选择题有解答).pdf

格式:pdf   大小:2,820KB   页数:27页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

天津科大数字电子技术与逻辑测试题2(选择题有解答).pdf

上传人:1781111**** 2024/5/11 文件大小:2.75 MB

下载得到文件列表

天津科大数字电子技术与逻辑测试题2(选择题有解答).pdf

相关文档

文档介绍

文档介绍:该【天津科大数字电子技术与逻辑测试题2(选择题有解答) 】是由【1781111****】上传分享,文档一共【27】页,该文档可以免费在线阅读,需要了解更多关于【天津科大数字电子技术与逻辑测试题2(选择题有解答) 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..组合逻辑电路1:在组合电路中,任意时刻的输出与A:该时刻的输入无关,与电路的原来状态有B:该时刻的输入有关,与电路的原来状态有关C:该时刻的输入无关,与电路的原来状态无关D:该时刻的输入有关,与电路的原来状态无关您选择的答案:正确答案:D知识点:组合逻辑电路的特点:组合逻辑电路中,任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关----------------------------------------------------------------------------2:编码器的逻辑功能是将A:输入的高、低电平编成对应输出的高、低电平B:输入的二进制代码编成对应输出的高、低电平C:输入的高、低电平编成对应输出的二进制代码D:输入的二进制代码编成对应输出的二进制代码您选择的答案:正确答案:C知识点:在二值逻辑电路中,编码器的逻辑功能是将输入的每一个高、低电平信号编成一个对应的二进制代码----------------------------------------------------------------------------3:对于普通编码器和优先编码器下面的说法正确的是A:普通编码器和优先编码器都允许输入多个编码信号B:普通编码器和优先编码器都只允许输入一个编码信号C:普通编码器只允许输入一个编码信号,优先编码器允许输入多个编码信号D:普通编码器允许输入多个编码信号,优先编码器只允许输入一个编码信号您选择的答案:正确答案:C知识点:在普通编码器中,任何时刻只允许输入一个编码信号,否则输出将发生混乱;优先编码器在设计时已将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,只对其中优先权最高的一个进行编码,所以允许同时输入两个以上的编码信号----------------------------------------------------------------------------4:8线3线优先编码器74HC148输入端I1’、I5’同时有效时输出二进制数为A:101B:100C:001D:010您选择的答案:正确答案:D:..中的输入端比I1’的优先权高,所以对I5’的信号进行编码,但74HC148输出的是反码----------------------------------------------------------------------------二十进制编码器输出为A:三位二进制数B:BCD代码C:十进制数D:二十进制数您选择的答案:正确答案:B知识点:二—十进制编码器是将10个输入信号分别编成10个BCD代码----------------------------------------------------------------------------6:译码器的逻辑功能是将A:输入的二进制代码译成对应输出的二进制代码B:输入的高、低电平译成对应输出的二进制代码C:输入的高、低电平译成对应输出的高、低电平D:输入的二进制代码译成对应输出的高、低电平您选择的答案:正确答案:D知识点:译码是编码的反操作,译码器的逻辑功能是将每个输入的二进制代码译成对应的输出高、低电平信号----------------------------------------------------------------------------7:3线—8线译码器74HC138,当片选信号S1S2′S3′为()时,芯片被选通A:010B:100C:001D:101您选择的答案:正确答案:B知识点:74HC138的控制端S1=1,S2′+S3′=0时,译码器处于工作状态----------------------------------------------------------------------------8:3线—8线译码器74HC138,数据输入端A2A1A0为011时,输出A:Y3′为0B:Y3′为1C:Y4′为0D:Y4′为1您选择的答案:正确答案:A知识点:011十进制为3----------------------------------------------------------------------------9:二—十进制译码器输入为():..A:BCDB:三位二进制数C:十进制数D:二十进制数您选择的答案:正确答案:A知识点:二十进制译码器的逻辑功能是将输入BCD码的10个代码译成10个高、低电平输出信号----------------------------------------------------------------------------10:BCD七段显示译码器7448当()时,使本该显示的0熄灭A:灭零输入RBI’为0,且数据输入为0B:灭零输入RBI’为0C:灭零输入RBI’为1,且数据输入为0D:灭零输入RBI’为1您选择的答案:正确答案:A知识点:灭零输入RBI’为0时,把不希望显示的零熄灭----------------------------------------------------------------------------11:数据选择器输入数据的位数m和输入地址的位数n之间的关系是A:m=nB:m=2nC:m=2nD:m与n无关系您选择的答案:正确答案:C知识点:输入地址组成的二进制状态数与输入数据的位数相同----------------------------------------------------------------------------12:超前进位加法器74LS283当被加数A=1010,加数B=0101,低位进位Ci=1时,则求和的结果是A:S=1111,Co=1B:S=0000,Co=1C:S=1111,Co=0D:S=1111,Co=0您选择的答案:正确答案:B知识点:将加数与被加数以及进位输入作二进制加法运算----------------------------------------------------------------------------13:下列说法正确的是A:加法器不可以设计成减法器B:用加法器可以设计任何组合逻辑电路C:用加法器不可以设计组合逻辑电路D:用加法器可以设计组合逻辑电路,但逻辑函数必须能化成两个数相加的形式:..:正确答案:D知识点:如果要产生的逻辑函数能化成输入变量与输入变量或者输入变量与常量在数值上相加的形式,则可用加法器来设计这个逻辑函数----------------------------------------------------------------------------位数值比较器74LS85三个扩展端不用时应按()连接A:选项AB:选项BC:选项CD:选项D您选择的答案:正确答案:B知识点:----------------------------------------------------------------------------15:两输入的与门在下列()时可能产生竞争冒险现象A:一个输入端为0,另一个端为1B:一个输入端发生变化,另一个端不变C:两个不相等的输入端同时向相反的逻辑电平跳变D:两个相等的输入端同时向相反的逻辑电平跳变您选择的答案:正确答案:C知识点:门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争----------------------------------------------------------------------------16:以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路A:二进制译码器B:数据选择器C:数值比较器D:七段显示译码器您选择的答案:正确答案:B知识点:数据选择器只有一个输出端,其余不是----------------------------------------------------------------------------17:若在编码器中有50个编码对象,则要求输出二进制代码位数为()位A:5B:6C:10:..D:50:正确答案:B知识点:编码对象的个数小于等于输出二进制代码位数的n次方。n取最小值----------------------------------------------------------------------------18:一个16选一的数据选择器,其地址输入(选择控制输入)端有()个A:1B:2C:4D:16您选择的答案:正确答案:C知识点:输入地址组成的二进制状态数与输入数据的位数相同----------------------------------------------------------------------------19:组合逻辑电路消除竞争冒险的方法有(A:修改逻辑设计B:在输出端接入滤波电容C:后级加缓冲电路D:屏蔽输入信号的尖峰干扰您选择的答案:正确答案:B知识点:输出端接入滤波电容可以滤除竞争冒险产生的尖峰----------------------------------------------------------------------------20:101键盘的编码器输出()位二进制代码A:2B:6C:7D:8您选择的答案:正确答案:C知识点:101键盘的编码器输出ASCII码----------------------------------------------------------------------------21:四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=()A:A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D3B:A1′A0′D0C:A1′A0D1D:A1A0′D2您选择的答案:正确答案:A知识点:四选一数据选择器的Y=A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D:..8选一数据选择器的数据输入端有()个A:1B:2C:4D:8您选择的答案:正确答案:D知识点:8选一数据选择器输入端为8----------------------------------------------------------------------------23:在下列逻辑电路中,不是组合逻辑电路的有A:译码器B:编码器C:全加器D:寄存器您选择的答案:正确答案:D知识点:寄存器为时序逻辑电路----------------------------------------------------------------------------24:八路数据分配器,其地址输入端有()个A:1B:2C:3D:4您选择的答案:正确答案:C知识点:八路数据分配器数据输入端的个数等于2的n次方,n为地址输入端的个数----------------------------------------------------------------------------25:下列各函数等式中无冒险现象的函数式有A:F=B′C′+AC+A′BB:F=A′C′+BC+AB′C:F=A′C′+BC+AB′+A′C′D:F=B′C′+AC+A′B+BC+AB′+A′C′您选择的答案:正确答案:D知识点:在其他变量取所有值时,如果不出现A+A′的形式就不会存在竞争冒险----------------------------------------------------------------------------26:函数F=A′C′+AB+B′C′,当变量取值为()时,将不出现冒险现象A:B=C=1:..B:B=C=0C:A=1C=0D:A=0,B=0您选择的答案:正确答案:B知识点:在其他变量取所有值时,如果不出现A+A′的形式就不会存在竞争冒险----------------------------------------------------------------------------27:用三线-八线译码器74LS138实现反码输出的8路数据分配器,应A:S1=1,S2′=D,S3′=0B:S1=1,S2′=D,S3′=DC:S1=1,S2′=0,S3′=DD:S1=D,S2′=0,S3′=0您选择的答案:正确答案:D知识点:译码器74LS138输出低电平有效,即输出与S1反相,与S2′、S3′同相----------------------------------------------------------------------------28:用四选一数据选择器实现函数Y=A1A0+A1′A0,应使A:D0=D2=0,D1=D3=1B:D0=D2=1,D1=D3=0C:D0=D1=0,D2=D3=1D:D0=D1=1,D2=D3=0您选择的答案:正确答案:A知识点:四选一数据选择器的Y=A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D3,若D0=D2=0,D1=D3=1,则Y=A1A0′+A1A0----------------------------------------------------------------------------29:用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=A2+A2′A1′,应()A:用与非门,Y=(Y0′Y1′Y4′Y5′Y6′Y7′)′B:用与门,Y=Y2′Y3′C:用或门,Y=Y2′+Y3′D:用或门,Y=Y=Y0′+Y1′+Y4′+Y5′+Y6′+Y7′您选择的答案:正确答案:D知识点:Y=A2+A2′A1′=A2A1′A0′+A2A1′A0+A2A1A0′+A2A1A0+A2′A1′A0+A2′A1′A0′=(Y0′Y1′Y4′Y5′Y6′Y7′)′----------------------------------------------------------------------------30:下列表达式中不存在竞争冒险的有()A:Y=B′+ABB:Y=AB+BCC:Y=ABC′+AB′:..D:Y=(A+B′)AD′:正确答案:D知识点:在其他变量取所有值时,如果出现A+A′的形式就会存在竞争冒险第五章触发器1:具有:置0、置1、保持和翻转功能的触发器是()。A:JK触发器B:SR触发器C:D触发器D:T触发器您选择的答案:正确答案:A知识点:JK触发器的特性为:J=0,K=0时,Q状态为保持;J=0,K=1时,Q状态为置0;J=1,K=0时,Q状态为置1;J=1,K=1时,Q状态为翻转----------------------------------------------------------------------------2:对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。A:0B:1C:Q'D:不确定您选择的答案:正确答案:A知识点:JK触发器的特性为:J=1,K=1时,Q状态为翻转,即----------------------------------------------------------------------------3:有一个或非门构成的SR锁存器,欲使该锁存器保持原态即Q*=Q,则输入信号应为()。A:S=R=0B:S=R=1C:S=1,R=0D:S=0,R=1您选择的答案:正确答案:A知识点:或非门构成的SR锁存器的特性为:R=1,S=0Q*=0,Q*’=1,即锁存器被置0(0状态);R=0,S=1Q*=1,Q*’=0,即锁存器被置1(1状态);R=S=0,Q*=Q,即锁存器保持原态;R=S=1Q*=Q*’=0,此为不允许输入。----------------------------------------------------------------------------4:JK触发器要实现Q*=1时,J、K端的取值为()。A:J=0,K=1:..B:J=0,K=0C:J=1,K=1D:J=1,K=0:正确答案:D知识点:JK触发器的特性为:J=0,K=0时,Q状态为保持;J=0,K=1时,Q状态为置0;J=1,K=0时,Q状态为置1;J=1,K=1时,Q状态为翻转----------------------------------------------------------------------------5:将D触发器的D端与它的Q'端连接,假设初始状态Q=0,则经过1个脉冲作用后,它的状态Q为()。A:0B:1C:不确定D:翻转您选择的答案:正确答案:B知识点:D触发器的特性为:D=0时,即触发器被置0(0状态);D=1时,Q*=1,Q*’=0,即触发器被置1(1状态);即:Q*=D----------------------------------------------------------------------------6:下列触发器中,没有约束条件的是()。A:基本RS触发器B:主从RS触发器C:同步RS触发器D:边沿D触发器您选择的答案:正确答案:D知识点:RS触发器的特性方程为:Q*=S+R’Q,SR=0(约束条件);D触发器的特性方程为:Q*=D----------------------------------------------------------------------------7:要使JK触发器的输出Q从1变成0,它的输入信号JK应为()。A:00B:01C:10D:无法确定您选择的答案:正确答案:B知识点:JK触发器的特性为:J=0,K=0时,Q状态为保持;J=0,K=1时,Q状态为置0;J=1,K=0时,Q状态为置1;J=1,K=1时,Q状态为翻转----------------------------------------------------------------------------8:欲使D触发器按Q*=Q'工作,应使输入D=()。A:0B:1:..C:QD:Q':正确答案:D知识点:D触发器的特性为:D=0时,Q*=0,即触发器被置0(0状态);D=1时,Q*=1,即触发器被置1(1状态);即:Q*=D----------------------------------------------------------------------------9:T触发器中,当T=1时,触发器实现()功能。A:置1B:置0C:计数D:保持您选择的答案:正确答案:C知识点:T触发器的特性为:T=0时,Q*=Q,即触发器保持原来的状态;T=1时,Q*=Q*,即触发器翻转,即:计数状态----------------------------------------------------------------------------10:时序电路的异步复位信号作用于复位端时,可使时序电路()复位。A:在CLK上升沿B:在CLK下降沿C:在CLK为高电平期间D:立即您选择的答案:正确答案:D知识点:叫异步置位端,RD’叫异步复位端。只要在SD’或RD’加入低电平,即可立即将触发器置1或置0,而不受时钟信号和输入信号的控制。触发器正常工作时,SD’和RD’应处于高电平。----------------------------------------------------------------------------11:已知某触发器的特性如表所示(触发器的输入用A、表示)。请选择与之具有相同功能的逻辑表达式是(C)。A:Q*=AB:Q*=A'Q+BQ'C:Q*=AQ'+B'QD:Q*=A+B'Q您选择的答案:正确答案:C:..触发器的特性为:J=0,K=0时,Q状态为保持;J=0,K=1时,Q状态为置0;J=1,K=0时,Q状态为置1;J=1,K=1时,Q状态为翻转,JK触发器的特性方程为:----------------------------------------------------------------------------采用主从结构的触发器,则触发方式为()。A:电平触发方式B:脉冲触发方式C:边沿触发方式D:不确定您选择的答案:正确答案:B知识点:电路的触发方式由电路的结构形式决定,因此,电路结构形式与触发方式之间有固定的对应关系。同步SR结构—电平触发方式;主从SR结构—脉冲触发方式;两个电平触发D触发器结构—边沿触发方式----------------------------------------------------------------------------13:触发器异步输入端为低电平有效时,如果异步输入端,SD’=0,则触发器直接置成()状态。A:0B:1C:0、1都可D:不确定您选择的答案:正确答案:B知识点:SD’叫异步置位端,RD’叫异步复位端。只要在SD’或RD’加入低电平,即可立即将触发器置1或置0,而不受时钟信号和输入信号的控制。触发器正常工作时,SD’和RD’应处于高电平。----------------------------------------------------------------------------14:要使触发器实现异步复位功能Q*=0,则异步控制端为()A:RD’=0,SD’=1B:RD’=1,SD’=0C:RD’=1,SD’=1D:不确定您选择的答案:正确答案:A知识点:SD’叫异步置位端,RD’叫异步复位端。只要在SD’或RD’加入低电平,即可立即将触发器置1或置1,而不受时钟信号和输入信号的控制。触发器正常工作时,SD’和RD’应处于高电平。----------------------------------------------------------------------------15:对于JK触发器已知Q=0,若要使Q*=1,则:()A:J=0,K=0B:J=0,K=1C:J=1,K=0D:不确定您选择的答案:正确答案:C:..触发器的特性为:J=0,K=0时,Q状态为保持;J=0,K=1时,Q状态为置0;J=1,K=0时,Q状态为置1;J=1,K=1时,Q状态为翻转,JK触发器的特性方程为:----------------------------------------------------------------------------对于JK触发器,若J=K,则可完成()触发器的逻辑功能A:SR触发器B:T触发器C:D触发器D:T'触发器您选择的答案:正确答案:B知识点:JK触发器特性方程:Q*=JQ′+K′Q,当J=K=T时则变为T触发器特性方程:Q*=T′Q+TQ′----------------------------------------------------------------------------17:若,则完成()触发器的逻辑功能。A:SR触发器B:T触发器C:D触发器D:T'触发器您选择的答案:正确答案:C知识点:JK触发器特性方程:Q*=JQ′+K′Q,当J=K′=D时则变为D触发器特性方程Q*=D----------------------------------------------------------------------------18:()的特性方程为Q*=AA:D触发器B:T触发器C:JK触发器D:SR触发器您选择的答案:正确答案:A知识点:D触发器的特性方程为Q*=D----------------------------------------------------------------------------19:()的特性方程为Q*=AQ’+B'QA:D触发器B:T触发器C:JK触发器D:SR触发器您选择的答案:正确答案:C知识点:JK触发器的特性方程为:Q*=JQ′+K′Q----------------------------------------------------------------------------20:()的特性方程为Q*=AQ’+A’Q:..A:DB:T触发器C:JK触发器D:SR触发器您选择的答案:正确答案:B知识点:T触发器的特性方程为:----------------------------------------------------------------------------21:由图所示的CLK和D信号波形,上升沿触发的D触发器Q端波形为()(设Q初态为0)。A:图AB:图BC:图CD:图D您选择的答案:正确答案:A知识点:D触发器的特性为:D=0时,Q*=0,即触发器被置0(0状态);D=1时,Q*=1,即触发器被置1(1状态);即:Q*=D----------------------------------------------------------------------------:..Q的波形。则该触发器为()A:上升沿触发的T触发器B:上升沿触发的D触发器C:下降沿触发的T触发器D:下降沿触发的D触发器您选择的答案:正确答案:B知识点:参考D触发器和T触发器的特性表----------------------------------------------------------------------------23:分析图中所示输入、输出Q的波形。则该触发器为()A:上升沿触发的JK触发器B:上升沿触发的SR触发器C:下降沿触发的JK触发器D:下降沿触发的SR触发器您选择的答案:正确答案:C知识点:参考JK触发器和SR触发器的特性表----------------------------------------------------------------------------24:电路如下图所示,设起始状态Q2Q1=00,第3个上升沿,Q2Q1变为()A:00B:01C:10D:11:..正确答案:D知识点:参考T触发器的特性表----------------------------------------------------------------------------逻辑电路如图所示,输入为X,Y,同它功能相同的是()。A:电平触发的SR触发器B:JK触发器C:SR锁存器D:T触发器您选择的答案:正确答案:B知识点:JK触发器的特性方程为:----------------------------------------------------------------------------26:逻辑电路如图所示,当,B=“1”时,脉冲来到后,触发器()A:翻转B:保持原状态C:置“0”D:置“1”您选择的答案:正确答案:A知识点:D触发器的特性方程为Q*=D----------------------------------------------------------------------------27:在下图所示电路中,能完成Q*=0逻辑功能的电路有()。A:图AB:图BC:图CD:图D:..正确答案:B知识点:D触发器的特性方程为Q*=D;JK触发器的特性方程为:触发器的特性方程为:Q*=TQ′+T′Q;SR触发器的特性方程为:Q*=S+R′Q,SR=0(约束条件)----------------------------------------------------------------------------触发器的状态转换图如下,则它是:()A:T触发器B:SR触发器C:JK触发器D:D触发器您选择的答案:正确答案:A知识点:见T触发器状态转换图