1 / 18
文档名称:

PCB考试-复习题.pdf

格式:pdf   大小:1,717KB   页数:18页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

PCB考试-复习题.pdf

上传人:1781111**** 2024/5/11 文件大小:1.68 MB

下载得到文件列表

PCB考试-复习题.pdf

相关文档

文档介绍

文档介绍:该【PCB考试-复习题 】是由【1781111****】上传分享,文档一共【18】页,该文档可以免费在线阅读,需要了解更多关于【PCB考试-复习题 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..()(printedCircuitBoard),制成印制线路、,,()()(),不属于阻焊膜盘作用的是()。、防腐蚀、****惯上根据使用的板的层多少来划分层面的,下列说法不不存在():()()的层面数来划分几层板。:()。()。:..【】。、:【】。()。Page5-,,,提高安装速度与劳动生产率,【】。()。:(EMI)指电路板发出的杂散能量或外部进入电路板的杂散能量()。()。()。,信号频率越慢,EMI就越大()。()。,()EMI最难控制。,是目前主选的层设置方案,在元件面下面有一地平面,关键信号优选【】层。.()应靠近连接器布放,()等器件常布放在电路板的最靠近里边的位置,()一般放在:..电路板的中间位置;page18(1)时钟电路、高频电路和存储器(2)低频数字I/O电路和模拟I/O电路(3)中低频逻辑电路A.(2)(1)(3)B.(1)(2)(3)C.(3)(2)(1)D.(2)(3)(1)()(模拟电压信号输入线、A/D变换参考电源)要尽量远离()。:()(1MHz以下)的接地方式是【】。()设计方法。():,尽量加大电源线宽度,减少环路电阻。同时使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。()【】。,,地线应短而粗,高频元件周围尽量用栅格状大面积地箔。,下面说法正确的是【】。,,,,【】。,,不论是接收还是发送,都要在电源线上和电路板输入/,【】。【】。Page15:..,【】。,提供器件屏蔽层以及为顶层布线提供参考平面;;;,关键信号与地层相邻,【】。,必须利用EMI抑制器件在ESD和雷电进入系统之前消除,,不论是接收还是发送,都要在电源线上和电路板输入/输出口的传输线路上采取滤波措施。,必须利用EMI抑制器件在ESD和雷电进入系统之前消除,,不论是接收还是发送,都要在电源线上和电路板输入/输出口的传输线路上采取滤波措施。,就称为高速电路【】。【】。Page27-;未被匹配终结的传输线,过量电容或电感以及阻抗失配。是引起反射信号产生的主要原因;:驱动过载,走线过长。,线间距越小,产生的串扰信号越小。则异步信号和时钟信号更容易产生串扰。,负载将一部分电压反射回源端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,反射电压为正。【】。【】状态而环绕振荡属于【】状态。,,,,【】。、负载电阻的增大、地电感的减小、开关器件数目的增加等因素都会导致地弹的增大【】。,下列做法错误的是【】。Page30-31:..,我们要确保信号的回流路径最小,这样,所形成的电流环路越小,对外的辐射也就越小;,但是两条线必须尽可能靠近布线,长度完全一致;:电源引脚和地引脚与退耦电容之间的引线要尽量短而粗;选择低ESR效应的电容;选择大封装电容减小封装电感;,最重要的方法是正确的布线,下列布线正确的是【】。Page31。(a)(b)(c)A.(a)(b)(c)B.(b)(c)C.(a)(b)D.(a)(c)【】。.【】都属于信号完整性问题中单信号线的现象。,PCB走线一般原则【】。Page33-;;,通常更多将信号线在电源平面内走线;。【】。Page33-,要保证他们在走线方向上有一个连续的镜像平面;,建议在其下布一层地;;,如果不可避免的相交,一般使他们十字相交;,PCB走线一般考虑的因素:【】。,并保证信号的质量;;、高速差分等重要的信号线;。:画原理图→()→PCB布局→()→()→()→制板。【】。Page38(1)布线(2)PCB物理结构设计(3)网络和DRC检查和结构检查(4)布线优化和丝:..印A.(1)(2)(3)(4)B.(2)(1)(3)(4)C.(2)(1)(4)(3)D.(1)(2)(4)(3),尽量加宽电源、地线宽度,它们的关系是:【】。>电源线>>信号线>>信号线>>地线>【】。【】折线布线。,要用“信号-地线-信号”的方式引出【】。【】。Page36-,与快捷键【】功能相同。++++,铺铜工具为Place菜单下的【】命令。,自动标注功能的命令为Tools菜单下的【】命令。【】由于性能稳定可靠,并能实现了大规模工业化生产所以成为印制电路板制造技术的主流。,以保证电路板的电气性能【】。【】。【】。【】。Page54(1)电路原理图的基础上生成电路的网络表(2)印制电路板(PCB)的设计(3)电路原理图的设计A.(1)(2)(3)B.(1)(3)(2)C.(3)(1)(2)D.(3)(2)(1)():..,如果想要彻底删除一个文件,可以在按下“Delete”键之前按住()键不放【】。,就需要将他们导入到数据库中去。导入一个文档过程是选择“File”菜单,然后在弹出的下拉菜单中选择“()”菜单项,或者单击鼠标右键,在弹出的快捷菜单中选择“【】”菜单项。.“Grids”设定栏包括两个选项,“Snap”和“Visible”,其中“Snap”设定主要决定【】;“Visible”的设定只决定【】。;实际显示的栅格的距离,不影响光标的移动和位置。,不影响光标的移动和位置;光标位移的步长。【】。Page59-,以下快捷键说法正确的是【】。()====【】A..txtB..pcbC..docD..,可以先选取这些对象,然后利用Edit菜单中的【】命令将它们一次性全部删除。【】选项可以控制图纸的放置方向,而【】选项可以控制栅格捕捉的开关。,,,,:..,刷新视图的快捷键为:【】。,而每个零件库包含一个或多个库文件【】。【】菜单。【】..pcbC..DDBD..-Word和Excel文件可以在Protel99SE设计管理器中直接编辑。-Word中。(),包括【】。,放大和缩小的快捷键为:【】。Page66A.+B.-,快截键说法正确的是【】。Page64A.“ZoomIn”也可通过快捷键“PageUp”实现;B.“ZoomOut”也可通过快捷键“PageDown”实现;C.“Pan”也可通过快捷键“Enter”实现;D.“Refresh”也可通过快捷键“End”实现;【】。,如果用户想要浏览当前元件库中的元件,在弹出的下拉菜单中选择()菜单项。.Protel99SE主工作台一共有【】,放置文字注释的工具为Place菜单下【】命令。:..【】【】→New→Schematic,系统就会在当前项目中添加一个【】Page47-【】【】,放置总线和放置导线一样,都是具备电气意义的连线【】:【】()。,而图纸中却不方便画出走线;。,。答案:()。,必须有适当的激励源,以便仿真过程中驱动电路;(Drawing)可以在原理图中放置一些说明文字等,而不影响电路的电气结构;;。答案:,应该遵循()原则。;,地线在下部,或者电源线与地线平行;,输出端在右侧;,不同功能模块的元件放置稍远。答案:ABCD第七章:..()按钮可以改变元器件的描述内容,()可以实时更新用到该元件的原理图。.Description,,Description答案:A2.“Pin”中列出了当前选中元器件的引脚,选中“SortByName”代表以名称排列,若不选则以引脚序号排列,;选中“HiddenPin”可以显示引脚名称,若不选,则引脚名称不可见。():→New→SchematicLibrary命令,可进入():,可以改变引脚放置角度的快捷键为()。:,用于()。:,PCB元件则表示元件实际的大小,PCB外形尺寸一定要正确,否则会影响电路板的制作。():Aponents(元件)区域、Group(组)区域、Pins(引脚)区域等属于()。:“Group”的是(),也可以删除原有的元器件;B.“Description”按钮可以改变元器件的描述内容;C.“UpdateSchematics”可以实时更新用到该元件的原理图;D.“Find”可以查询元件。答案:,选择()复选框,代表的是信号引脚是低电平有效。:,系统就会自动在当前项目中打开一个():..:,正确设置引脚信号的流向,有助于电气检查()。:→MakeProjectLibrary命令,可以()。:,文件名可以不同,但是库中的元件和原理图中的元件是同一个元件集合()。:。():,是层次原理图所特有的()。::()(1)放置电路方块图(PLACE-SHEETSYMBOL)-TAB-定义文件名(FILENAME)(2)新建一个原理图设计文件(总模块图)(3)放置外部元件并连接各部分网络(4)放置方块图进出点(PLACE-ADDSHEETENTRY)放置各个模块之间需要连接的网络连接点,可以是单线或总线(5)生成分页原理图,完成分页原理图绘制(6)当全部的分页都绘制完成后,便可以在总模块图中生成网络表A.(2)(4)(1)(3)(5)(6)B.(2)(1)(4)(3)(5)(6)C.(5)(4)(2)(1)(3)(6)D.(5)(4)(2)(1)(6)(3)答案:,定义完成后不要随便改动,如果方块图的和下层分页图的文件名不对应,那么生成网络的时候将会丢失整个分页模块。()::()(1)总模块图中生成分页原理图的电路方块在弹出的对话框中依次选择绘制好的分页图,:..(2)新建一个原理图设计文件(总模块图)(3)放置外部元件并连接各部分网络(4)放置方块图进出点(PLACE-ADDSHEETENTRY)放置各个模块之间需要连接的网络连接点,可以是单线或总线(5)生成分页原理图,完成分页原理图绘制(6)当全部的分页都绘制完成后,便可以在总模块图中生成网络表A.(2)(4)(1)(3)(5)(6)B.(2)(1)(4)(3)(5)(6)C.(5)(4)(2)(1)(3)(6)D.(5)(4)(2)(1)(6)(3)答案:()。//CreateSymbolFromSheet方块电路与对应子图之间的切换答案:()命令绘制的电路符号不仅可以用于层次原理图,而且可以在普通原理图的绘制中作为电路图的端口。:()。,先设计总图,然后再设计下层模块。,先设计子图,再由这些原理图产生方块电路进而产生上层总图。,先设计总图,然后再设计下层模块。,就先设计子图,再由这些原理图产生方块电路进而产生上层总图。答案::()。;;;。答案:()连接起来。:()。:AC第九章单选题:..SCH)与印制电路板设计(PCB)之间的一座桥梁,网络表可以从电路原理图中获得,也可从印制电路板中提取出来。():,需要经过一系列的流程才能够得到最终的电路板,那么一般来说,在完成原理图的设计之后需要进行的工作是()。:()[]A.[和]元件声明开始/:“File→SetupPrinter”命令后,可以输出当前正在编辑的图形文件整个项目中的全部图形文件()。:()命令。:。:,选中AutoJunction(自动放置节点)复选框,则可在“┬”形和“┼”形导线交叉点自动放置节点。::(),:..PCB)获取,将其与从原理图中获取的网络表文件进行比较,,它记录了原理图中所有的元件和网络(Net)的信息答案::():()A.“NetLabelandPortsGlobal”设置使网络标号和I/O端口号在整个项目中都是有效的,在同一个项目中的不同电路图纸上的相同的网络标号和I/O端口号被认为是连接在一起的B.“OnlyPortsGlobal”LabelandPortsGlobal”设置相同,但仅仅是针对I/O端口号而言,对于不同图纸中的同一网络标号被认为是两个没有关系的网络C.“SheetSymbol/PortConnections”设置使得网络标号和I/O端口号在整个图纸中发挥作用D.“list”用于选择生成网络表的源文件答案:,有()两部分组成。:()(1)、自动布线和手工调整(2)、布置元器件(3)、新建一个PCB文件(准备好原理图、网络表等)(4)、PCB文件的输出(5)、规划电路板(尺寸,元器件的封装,单面或双面等)(6)、装入网络表及元器件的封装(7)、参数设置A.(3)(5)(7)(6)(2)(1)(4)B.(3)(7)(5)(1)(3)(2)(4)C.(1)(3)(5)(7)(6)(2)(4)D.(1)(3)(7)(5)(2)(6)(4)答案:(),而PCB加载的是()。,,,,元件的封装库答案:()的方法来见减少阻抗,减少干扰。:A:Thedocumentwascre