文档介绍:电子设计自动化EDA课程设计
题目电子钟设计
专业电子信息科学与技术
班级电子一班
学号
姓名
目录
一、实验目的---------------------------------------------------------------(1)
二、实验内容----------------------------------------------------------------(1)
三、工作原理----------------------------------------------------------------(1)
四、VHDL源程序代码----------------------------------------------------(2)
1、分频模块-------------------------------------------------------------(2)
2、走时、校时模块------------------------------------------------------(4)
3、闹钟模块---------------------------------------------------------------(7)
4、秒表模块---------------------------------------------------------------(9)
5、功能控制模块--------------------------------------------------------(13)
6、选择输出模块--------------------------------------------------------(14)
7、数码管显示、亮度可调模块--------------------------------------(15)
8、总体例化--------------------------------------------------------------(17)
五、心得体会---------------------------------------------------------------(18)
一. 实验目的
练习综合设计能力,熟练应用QuartursII软件,熟练掌握课本知识,设计一个数字钟,以提高自己的动手能力
二. 实验内容
基本功能要求
设计一个电子时钟,要求可以显示时、分、秒,用户可以设置时间。
扩展功能要求
秒表功能,闹钟功能,调整数码管亮度
试验箱设置
选择模式7;
数码管8左边的跳线选择 CLOSE;
三. 工作原理
数字钟模块分化如下:
分
频
模
块
功能控制模块
走时/调时
选
择
输
出
显
示
数
码
管
显
示
、
亮
度
可
调
闹钟选时
定时比较
秒表
(1) 分频模块可分出1 Hz、100 Hz 、1000Hz、5000 Hz,分别用于正常走时、秒表、定时比较和数码管扫描。
(2) 功能控制模块由一个简单加法器实现看,用键7控制,当按一下键7,来一个单脉冲,加法器内部定义信号循环自加实现模式转换,不断控制各功能模块的使能键,实现功能转换。
(3) 走时/调时模块通过使能端选择不同输入时钟,切换两个模式,当en=’1’时,可以调时,键4为位选键,键1为加数键,en=’0’时,正常走时。只有在调时时,走时停止,在其他功能时走时正常进行。此模块由时、分、秒三部分组成。
(4) 闹钟模块由两部分组成,闹钟选时和定时比较,选定闹钟时间后,在1000 Hz的驱动下,比较器时刻与正常走时输出比较,当两时间相等时,比较器输出以时钟信号使蜂鸣器发出响声。
(5)秒表模块由计数器实现,键1为清零键,当百分之一秒计满一百进一位,秒计满六十进一位。可显示分、秒、百分之一秒。
(6)选择输出显示模块,由一个加法器实现,此模块与功能控制模块为同一驱动,选择输出当前功能的输出。
(7)数码管显示、亮度可调模块由5000Hz驱动,显示部分分为段选与位选。键7控制选择到亮度调节功能,键1实现亮度调节。
四. 各模块VHDL源代码
1、分频模块
library ieee;
use ;
use ;
entity div is --分频
port(clk:in std_logic;
clk1,clk100,clk1000,clk1M:out std_lo