文档介绍:2005~2006第一学期数字电路期末试题(下)A
(院系:电子工程年级:2003级专业:电工、电信、通信、自动化)
题号
一
二
三
四
平时成绩
数字逻辑(上)
总分
评卷人
分数
10
20
55
15
20
40
100
得分
得分
评卷人
填空题(每空2分,共10分)
1、由n位寄存器组成的扭环型移位寄存器可以构成( )进制计数器。
2、图1为施密特触发器,G1和G2为CMOS门电路,写出回差电压( )。
图1
3、在逐次逼近型A/D和双积分型A/D中,( )转换速度快,( )抗干扰能力强。
4、四位环型计数器初始状态是1000,经过5个时钟后状态为( )。
得分
评卷人
二、画图题(第1题、第3题各6分,第2题8分,共20分)
Sd
t
J
K
t
t
t
cp
Q
t
1、主从型JK除法触发器各输入端的波形如图2所示,试画出Q端对应的电压波形。
Q
cp
1
S
J
C1
K
R
J
Q
Sd
K
图 2
Q
cp
1
D Q
S
C1 Q
R
D
Q
Rd
Rd
t
D
Q
t
t
t
cp
2、维持阻塞结构D触发器各输入端的波形如图3所示,试画出Q端对应的电压波形。
图 3
3、已知555定时器组成的施密特触发器如图4所示, 如果已知其输入电压uI 的波形,试画出其输出电压uO 的波形。
uO
uI
t
t
uI
Vcc
+VCC
u1
C2
uO
8
6 3
2
7 1 5
u1
555
图4
6脚 2脚 3脚放电管
0 导通
保持保持
1 截止
1 截止
555定时器的功能表
得分
评卷人
三、分析题(55分)
1、已知图5所示的时序逻辑电路,假设触发器的初始状态均为“0”试分析:
(1) 写出驱动方程、状态方程、输出方程。(8分)
(2) 画出状态转换图,指出是几进制计数器;(8分)
(3) 验证该计数器能否自启动,如果不能,请修改电路,使之能自启动。(4分)
C
Q 1J
C1
Q 1K
CP
Q 1J
C1
Q 1K
FF2
FF1
Q 1J
C1
Q 1K
FF3
&
&
&
图 5
2、已知集成同步计数器74LS160和74LS161的应用电路如图6所示,试分析:
(1) 指出图6(a) 组成的电路是多少进制的计数器,画出图6(b)组成的电路完整的状态转换图;(6分)
1
1
EP D0 D1 D2 D3 C
ET 74LS160 LD
CP Q0 Q1 Q2 Q3 RD
Y
1
CP
CP
EP D0 D1 D2 D3 C
ET 74LS160 LD
CP Q0 Q1 Q2 Q3 RD
图6(a)
(2) 画出图6(b)中的Q3相对于CP的波形,说明是几分频,Q3的占空比是多少。(6分)
EP D0 D1 D2 D3 C
ET 74LS161 LD
CP Q0 Q1 Q2 Q3 RD
CP
&
图 6 (b)
1
1
3、已知图7所示的电路,是用两个集成单稳态触发器74LS