1 / 7
文档名称:

通信原理实验报告.docx

格式:docx   大小:280KB   页数:7页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

通信原理实验报告.docx

上传人:花开花落 2018/2/4 文件大小:280 KB

下载得到文件列表

通信原理实验报告.docx

文档介绍

文档介绍:实验十九滤波法及数字锁相环法位同步提取实验
一、实验目的
掌握滤波法提取位同步信号的原理及其对信息码的要求。
掌握用数字锁相环提取位同步信号的原理及其对信息代码的要求。
掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念。
二、实验器材
主控&信号源、13、8号模块各一块
双踪示波器一台
连接线若干
三、实验原理
1、滤波法位同步提取实验原理框图
滤波法位同步提取实验框图
2、滤波法位同步提取实验框图说明
将单刀双掷开关S2上拨,选择滤波法位同步提取电路,输入HDB3单极性码信号经一个256K窄带滤波器,滤出同步信号分量,通过门限判决后提取位同步信号。但由于有其他频率成分的干扰,导致时钟有些部分的占空比不为50%,因此需要通过模拟锁相环进行平滑处理;数字的256K时钟经过4分频之后,已经得到一定的平滑效果,送入CD4046鉴相输入A脚的是64KHz的时钟信号,当CD4046处于同步状态时,鉴相器A脚的时钟频率及相位应该与鉴相器B脚的相同。由于鉴相器B脚的时钟是VCO经8分频得到的。因此,VCO输出的频率为512K。
3、数字锁相环法位同步提取实验原理框图
数字锁相环位同步提取实验原理框图
4、数字锁相环法位同步提取实验框图说明
锁相法位同步提取是在接收端利用锁相环电路比较接收码元和本地产生的位同步信号的相位,并调整位同步信号的相位,最终获得准确的位同步信号。4位拨码开关S3设置BCD码控制分频比,从而控制提取的位同步时钟频率,例如设置分频频率“0000”输出4096KHz频率,“0011”输出512KHz频率,“0100”输出256KHz频率,“0111”输出32KHz频率。。
数字锁相环(DPLL)是一种相位反馈控制系统。它根据输入信号与本地估算时钟之间的相位误差对本地估算时钟的相位进行连续不断的反馈调节,从而达到使本地估算时钟相位跟踪输入信号相位的目的。DPLL 通常有三个组成模块: 数字鉴相器(DPD)、数字环路滤波器(DLF)、数控振荡器(DCO)。根据各个模块组态的不同, DPLL 可以被划分出许多不同的类型。根据设计的要求,本实验系统采用超前滞后型数字锁相环(LL-DPLL)作为解决方案。在LL- DPLL中,DLF 用双向计数逻辑和比较逻辑实现,DCO 采用“加”、“扣”脉冲式数控振荡器。这样设计出来的DPLL具有结构简洁明快,参数调节方便,工作稳定可靠的优点。DPLL实现框图如下:
数字锁相环框图
下面就对数字锁相环的各个组成模块的详细功能、内部结构以及对外接口信号进行说明:
①超前-滞后型数字鉴相器
与一般DPLL 的DPD的设计不同,位同步DPLL 的DPD需要排除位流数据输入连续几位码值保持不变的不利影响。LL-DPD为二元鉴相器,在有效的相位比较结果中仅给出相位超前或相位滞后两种相位误差极性,
而相位误差的绝对大小固定不变。LL-DPD通常有两种实现方式: 微分型LL-DPD和积分型LL-DPD。积分型LL-DPD具有优良的抗干扰性能,而它的结构和硬件实现都比较复杂。微分型LL- DPD 虽然抗干扰能力不如积分型LL-DPD, 但是结构简单,硬件实现比较容易。本实验采用微分型LL-DPD, 将环路抗噪声干扰的任务交给DLF模块负责。
LL-DPD模块内部结构与对