文档介绍:第章系列数字集成电路
系列数字集成电路简介
是互补金属氧化物半导体( )的缩写,它是一种
大规模应用于集成电路芯片制造的原料。采用制造的集成电路具有以下特点:
功耗低,工作功耗仅为几十毫瓦,静态功耗几乎为
工作电压范围宽,为
逻辑摆幅大,当为时,逻辑电平和之间的逻辑摆幅接近
抗干扰能力强,其噪声容限为电源电压的
输入阻抗高达,几乎不消耗驱动电路功率;
温度特性好,由于采用补偿电路工艺,参数可以随温度变化自动补偿,另外低功耗使得内部发
热量小,塑料封装的集成电路工作温度在之间。
系列标准数字集成电路直流特性
是由两个输入与门和个输入或门构成。控
制输入和决定是作为数据选择器还是门
电路。
位同步二进制计数器
是位同步二进制计数器,它由
级主从触发器构成。在输入脉冲的下降沿开
始计数,复位端为高电平时复位。
计数器/分频器
是四级计数器/分频器,它内含
译码器。在时钟使能引脚为低电平时,时钟
)引脚的上升沿开始计数;在时钟使能引
脚为高电平时,时钟( )被禁止。
位移位寄存器(异步并入)
是位移位寄存器(异步并/串行
入,串出)。寄存器由数据型主从触发器构成,
并行和串行控制引脚( )控制并
行和串行的输入。该引脚在高电平的时候为异
步并行输入,在低电平的时候是串行输入。三输入与非门
是三输入与非门,它采用对称电
路。理论上输出电压大小等于电源电压大小,
所以抗干扰能力很强。
逻辑表达式为:
选数据选择器/多路
转换器
选数据选择器,具有锁存功能。
八型透明锁存器和边沿触
发器
具有位型触发器,三态总线驱动输出,
与电路连接时可以作为接口用。
六总线驱动器( 反
八型透明锁存器和边沿触相,三态)
发器具有输入选通控制输入的功能,输入输出
状态相反。引脚排列与相同。
具有八位型透明锁存器,时钟边沿触发,
逻辑表达式为: 、为时, 。
具有的延迟功能, 电路接口。
( )六总线驱动器(三态,
两组控制)
的差别是分成两组控制。
逻辑表达式为: 、为时,
六总线驱动器( 同
相,三态)
具有输入选通控制输入的功能,输入输出
状态相同,具有三态输出。
六总线驱动器反
相,三态)
与功能基本相同,但输出为反相。
引脚排列与相同。
逻辑表达式为: 为时,
三态位锁存器位型(双稳态)锁存器
通用与总线锁存匹配器,以解决快速具有两个独立的位锁存器,由
和较慢的存储器匹配的问题。可以驱动有效选通输入( 控制。
个电路,三态,延迟
:小写字母表示在选通脉冲下跳变建立前
的状态。
三态位锁存器
四触发器(公共时钟,公
引脚与完全相同,但是
共清除)
上升沿触发,而是电平触发,其他逻
具有四触发器,有公共时钟和公共清
辑功能完全相同。
除,时钟为施密特方式。引脚与相同,
但为边沿触发。
八型触发器( 端输出,公双四型触发器(互补输出,
共允许) 公共允许)
边沿触发器,在时钟跳变之前, 的输入状
将的清除端改为时钟即变
的清除
态被传送到对应的输出端。将成
端改为时钟信号就成为
位逻辑单元/函数发生器
个功能)
具有特定的算术和逻辑操作,可对位数进行
六型触发器( 端输出,公
共允许)
将的清除端改为时钟即变
成
种二进制算术和逻辑操作。为字
输入, 为字输入, 为选择操
作, 为加进位输入,减反向输入, 为
功能输出。
位补码乘法器
可以进行位并行输入和串行输出的运算。
四输入异或门
通用门电路,与引脚排列不同,但
功能相同。
逻辑表达式为:
四串行加法器/减法器
具有个完全独立的串行加法器/减法器,
具有公共的时钟和清除端。
双位二进制计数器(异步
清除)
具有两组独立的计数器, 每组功能与
相同,在内部连接到,具有
分频的能力。
双二五十进制计数器
具有两个独立的二五进制计数器,可以结
合成以内的任意分频。与连接,可以对
实现计数器; 与连接,可以对实
现二五进制计数器,可以形成占空比输出。
位可级联移位寄存器(三态,
并行存取)
可以作为位的串一并行、并串转换器、
存储器。
四输入多路转换器(倍乘器)
( 有存储)
高速的端口转换器,具有公共选择输入
端,时钟上升沿时数据由输入传到输出端。
八进制存储寄存器
可以提供位数据字节的位转换。
双重触发单稳态多谐振荡器
四输入多路转换器(倍乘器) 两个振荡器各有一个负触发输入端和一