文档介绍:《EDA技术与电子综合设计》实践操作试题四
【题目】
设计一个共阴7段数码管控制接口电路,要求:在时钟信号的控制下,使数码管显示0—1—3—5—7—9。其原理如图所示
分频器
4KHz
状态寄存器
译码器
分频器
CP
16KHz
【考核内容与要求】
1、用波形输入法设计分频器模块(10分);
2、使用VHDL正确编写状态寄存器的程序,并能够熟练地进行设计的输入(15分);
3、译码器模块设计方法不限(10分)
4、顶层文件设计方法不限(15分)
5、熟练完成设计项目的编辑与编译,并生成相应的符号文件(10分);
6、能够对设计项目进行仿真,并对仿真结果加以分析(20分)。
7、回答与本题相关的问题(20分)