1 / 6
文档名称:

实验五 译码器、数据选择器及其应用.pdf

格式:pdf   页数:6页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验五 译码器、数据选择器及其应用.pdf

上传人:中国课件站 2011/8/29 文件大小:0 KB

下载得到文件列表

实验五 译码器、数据选择器及其应用.pdf

文档介绍

文档介绍:实验五译码器、数据选择器及其应用

一、实验目的
、数据选择器的逻辑功能和使用方法。



二、实验原理
,
实现电路控制功能的逻辑电路。译码器在数字系统中应用广泛,可用于代码的转
换、终端数字的显示、数据的分配等等。译码器可分为变量译码器和显示译码器。
74LS138 是目前常用的三线——八线译码器(变量译码器),它有三根输入
线,可以输入三位二进制数码,共有八种状态组合,即可译出 8 个输出信号。管
脚图如图 1 所示。该集成芯片共有 16 个引脚,其中 8 脚应接地线,16 脚接+5V
电源,脚 A 、 A 、 A 为二进制编码输入端( A 为高位, A 为低位);Y ~Y 为
0 1 2 2 0 0 7
译码输出端(Y7 为高位,Y0 为低位), E1 、 E2 A 、 E2B 为信号输入允许端,也称
使能端。E2 A 、E2B 为低电平有效(图中用管脚处的圆圈来表示低电平有效),E1
为高电平有效。只有信号输入允许端有效时输入的信号才有效,才可能实现译码。
74LS138 的功能见表一。

图 1 74LS138 管脚和符号图

1
表一 74LS138 的逻辑功能
输入输出

E1 E2 A + E2B A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
× 1 × × × 1 1 1 1 1 1 1 1
0 × × × × 1 1 1 1 1 1 1 1
1 0 0 0 0 0 1 1 1 1 1 1 1
1 0 0 0 1 1 0 1 1 1 1 1 1
1 0 0 1 0 1 1 0 1 1 1 1 1
1 0 0 1 1 1 1 1 0 1 1 1 1
1 0 1 0 0 1 1 1 1 0 1 1 1
1 0 1 0 1 1 1 1 1 1 0 1 1
1 0 1 1 0 1 1 1 1 1 1 0 1
1 0 1 1 1 1 1 1 1 1 1 1 0

可用作函数信号发生器,如图 2 所示,实现的逻辑函数是
Z = ABC + ABC + ABC + ABC
图2
“多路开关”。数据选择器在选择控制电位的控制下,从几个
数据输入中选择一个并将其送到一个公共的输出端。数据选择器的功能类似一个
多掷开关,,如图 3 所示,图中有四路数据 D0 ~ D3 ,通过选择从控制信号 A1 、A0
从四路数据中选中某一路数据送至输出端W 。
数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选
2
1、8 选 1、16 选 1 等类别。
8 选 1 数据选择器 74LS151:
74LS151 引脚排列如图 3,功能如表二。

图 3 74LS151 引脚排列
表二 74LS151 的逻辑功能
输入输出
E A2 A1 A0 W W
1 × × × 0 1

0 0 0 0 D0 D0

0