文档介绍:数字电子技术
湖南计算机高等专科学校李中发胡锦制作
第3章时序逻辑电路
学习要点:
触发器的逻辑功能及使用
时序电路的分析方法和设计方法
计数器、寄存器等中规模集成电路的逻辑功能和使用方法
第3章时序逻辑电路
触发器
时序逻辑电路的分析与设计方法
计数器
寄存器
顺序脉冲发生器
随机存取存储器(ROM)
退出
触发器
基本RS触发器
同步触发器
主从触发器
退出
边沿触发器
不同类型触发器间的转换
触发器是构成时序逻辑电路的基本逻辑部件。
它有两个稳定的状态:0状态和1状态;
在不同的输入情况下,它可以被置成0状态或1状态;
当输入信号消失后,所置成的状态能够保持不变。
所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T´触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。
基本RS触发器
电路组成和逻辑符号
信号输入端,低电平有效。
信号输出端,Q=0、Q=1的状态称0状态,Q=1、Q=0的状态称1状态,
工作原理
R S
Q
1
0
0
1
1 0
0
①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。
0
1
1
0
R S
Q
1 0
0
②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成1状态,这种情况称将触发器置1或置位。S端称为触发器的置1端或置位端。
0 1
1
1
1
1
0
③R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。
R S
Q
1 0
0
0 1
1
1 1
不变
1
0
0
0
1
1
R S
Q
1 0
0
0 1
1
1 1
不变
0 0
不定
?
④R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定触发器是处于1状态还是0状态。所以触发器不允许出现这种情况,这就是基本RS触发器的约束条件。