文档介绍:4
4
4
要求的电路性能指标 4
设计内容 4
三、74HC139芯片介绍 4
四、电路设计 6
工艺与设计规则和模型的选取 6
输出级电路设计 7
输出级 N管(W/L)N的计算 7
P管(W/L)P的计算 8
内部基本反相器中的各MOS尺寸的计算 9
12
输入级设计 12
缓冲级的设计 13
13
14
输入保护电路设计 15
各级N管和P管的尺寸汇总 16
五、功耗与延迟估算 17
模型简化 17
功耗估算 18
延迟估算 19
六、电路模拟 20
21
瞬态分析 21
功耗分析 22
七、版图设计 22
各模块版图设计 22
22
输入缓冲级版图 23
三输入与非门版图 23
输出级版图 24
24
总版图 25
电路网表匹配(LVS)检查 26
30
八、心得体会 32
九、参考文献 32
本课程设计是《集成电路分析与设计基础》的实践课程,其主要目的是使学生在熟悉集成电路制造技术、半导体器件原理和集成电路分析与设计基础上,训练综合运用已掌握的知识,利用相关软件,初步熟悉和掌握集成电路芯片的系统设计→电路设计及模拟→版图设计→版图验证等正向设计方法
含2个2—4译码器的74HC139芯片
(根据要求使用工艺及规则:MOSISI:mhp_ns8,)
要求的电路性能指标
(1)可驱动10个LSTTL电路(相当于15PF电容负载);
(2)输出高电平时,;
(3)输出低电平时,;
(4)输出级充放电时间,;
(5)工作电源是5V,常温工作,工作频率,总功耗。
设计内容
;
;
;
;
;
:DRC与LVS;
(选做);
。
三、74HC139芯片介绍
74HC139是包含两个2线— 4线译码器的高速CMOS数字电路集成芯片,能与TTL集成电路芯片兼容,它的管脚图如图1所示,其逻辑真值表如表1所示。
图1 74HC139的管脚图
表1 74HC139真值表
片选
输入
数据输出
Cs
A1
A0
Y0
Y1
Y2
Y3
0
0
0
0
1
1
1
0
0
1
1
0
1
1
0
1
0
1
1
0
1
0
1
1
1
1
1
0
1
×
×
1
1
1
1
74HC139的逻辑表达式:
,
,
74HC139的逻辑图如图2所示:
图2 74HC139的逻辑图
四、电路设计
工艺与设计规则和模型的选取
:MOSIS: mhp_ns8
:
********************************************************
.model nmos nmos
+ Level=2 Ld= Tox=-10
+ Nsub=+16 Vto= Kp=-05
+ Gamma=.639243 Phi= Uo=
+ Uexp=-2 Ucrit=174667 Delta=
+ Vmax=177269 Xj=.9u Lambda=
+ Nfs=+12 Neff= Nss=+10
+ Tpg= Rsh=60 Cgso=-10
+ Cgdo=-10 Cj=-04 Mj=
+ Cjsw=-10 Mjsw=
.model pmos pmos
+ Level=2 Ld=.03000u Tox=-10
+ Nsub=+16 Vto=- Kp=-05
+ Gamma=