文档介绍:第五章触发器(Flip Flop)
第一节概述
一、触发器概念
有一个或多个输入,两个互反的输出(Q和Q),具有两个稳态,能存储一个0或1的基本单元电路。通常用Q端的状态代表触发器的状态。
1
图
F
一个或多个输入
Q
Q
2
二、触发器的分类
(CP Clock Pulse )
(1) 异步(基本)触发器
(2) 同步(时钟)触发器
(不用CP,异步工作)
(用CP,同步工作)
①钟控电位触发器
(电位触发)
②主从触发器
(主从触发或脉冲触发)
③边沿触发器
(边沿触发)
3
2. 按实现的逻辑功能
(3) JKFF
(1) SRFF
(2) DFF
(4) TFF
(5) T′FF
4
一、与非门构成的基本SRFF
第二节基本SRFF(SDRDFF)
(a) 逻辑电路
Q
SD
&
G1
&
G2
Q
RD
SD、RD
:输入端。
直接置1(或0)端;
直接置位(或复位)端;
数据输入端;
激励输入端;
触发输入端;
控制输入端。
5
图
Q
Q
SD
RD
(b) 曾用符号
(c) 国标符号
Q
Q
SD
RD
R
S
6
(1)现态(当前状态):接收信号时的状态,用Qn表示。
(2)次态(下一状态):接收信号后状态,用Qn+1表示。
(3)逻辑功能分析
7
Qn+1
1
1
SD
RD
0
0
0
1
1
1
0
0
Qn
Qn+1 = Qn+1 = 1
置0
置1
保持
不允许
结论:SD 、RD 低电平有效。
8
(4)脉冲工作特性
触发脉冲的持续时间 tw > 2tpd
(1)状态转移表(特性表)
(2)功能表:状态转移表简化形式
(3)次态方程
Qn+1 = SD + RDQn
SD + RD = 1 (约束条件)
9
表 与非门基本触发器的状态转移表
10