文档介绍:实验五、集成触发器及应用
袁建荣
一、实验目的
掌握集成J-K触发器逻辑功能的测试方法
了解并验证触发器的逻辑功能及相互转换的方法
学习用J-K触发器构成简单时序逻辑电路的方法
熟悉示波器的使用
二、实验器材
双J-K触发器 74LS107 (74LS112或76) 一片
与非门 74LS00 一片
数字电路学习机
双踪示波器
信号发生器
万用表
连接线若干
三、实验原理
触发器是一种具有记忆功能、能够存放数字信息的电路,是构成时序逻辑电路的基本部件
触发器具有二个稳定的状态:0 状态和 1状态
在外加信号作用下,触发器的状态可以转换, 信号作用前的状态称为现态(或者初态),用Qn表示。信号作用后的状态称为次态,用Qn+1表示
触发器按其功能分可分为:R-S 触发器、J-K 触发器、D 触发器、T 触发器和 T’触发器等
基本R-S触发器功能表
&
&
Q
Q
R
S
R
S
Q
Q
功能
0
0
0
1
1
0
1
1
1
1
1
1
0
0
1
0
不定
置 0
置 1
保持
0
0
1
1
0
1
1
0
1
0
1
0
1
1
1
0
触发器的状态以Q 端为标志
J-K触发器引脚图功能表
输入
输出
Rd
Sd
CP
J
K
Qn+1
Qn+1
0
0
×
×
×
1
1
0
1
×
×
×
0
1
1
0
×
×
×
1
0
1
1
0
0
Qn
Qn
1
1
0
1
0
1
1
1
1
0
1
0
1
1
1
1
Qn
Qn
1
1
×
×
×
Qn
Qn
复位、置位端:
Rd、Sd
数据输入端:
J、K
互补输出端:
Q、Q
时钟控制端:
CP,低电平有效
74LS76逻辑功能的测试
画出实验电路图
连接实验电路
将CP端接入单次脉冲
将Rd Sd 、J K接输入逻辑开关
注意输入端的连接顺序
J-K 触发器
Rd
J
CP
K
Sd
Q
Q
电路连接
将74LS76插
IC插座
给电路加工作
电压
连接输入端
1Rd、1Sd、
1J 、1K
连接1CP端
连接输出端
1Q
操作演示
J
K
CP
Qn+1
功能
说明
Qn=0
Qn=1
0
0
0 1
1 0
0
1
0 1
1 0
1
0
0 1
1 0
1
1
0 1
1 0
0
0
0
0
0
1
0
1
按下
松开
按下
松开
按下
松开
按下
松开
按下
1
松开
1
按下
1
松开
0
按下
1
松开
1
按下
1
松开
0
保持
置 0
置 1
取反
观察功能表,电路状态发生
改变的时刻在CP脉冲的
下降沿
电路操作总结
预置电路初态的方法:
若要使电路初态Qn=0
1)Rd=0,Sd=1,Qn=0
2)Rd=1,Sd=1,电路处在保持的状态
若要使电路初态Qn=1
1)Rd=1,Sd=0,Qn=1
2)Rd=1,Sd=1,电路处在保持的状态