文档介绍:实验五触发器的功能测试及转换
触发器是具有记忆、储存功能的基本逻辑部件。
它的输出状态不仅取决于输入状态而且还与它的前一个输出状态相关。
触发器是最基本、最简单的时序电路。
实验目的:
学****应用与非门组成基本RS触发器,验证基本RS触发器的逻辑功能。
熟悉D触发器及JK触发器的集成电路器件的外形和引脚排列,并验证D触发器及JK触发器的逻辑功能,熟悉其应用。
掌握用示波器观察脉冲波形的方法。
RS触发器
Q
&
&
R
S
D-F/F
1、74LS74是正脉冲触发的双D-F/F,配有各自的复位、置位、CP端。(管脚排列见教材)
2、在CP端的正脉冲(上升沿)到来时,QN+1=D
3、当D输入端与相联时可组成计数式触发器。
Q
D
CP
J-K-F/F
1、74LS112是负脉冲触发的双J-K-F/F,配有各自的复位、置位、CP端。(管脚排列见教材)
2、在CP端的负脉冲到来时(下降沿),
QN+1=J + QN
3、J=K=0, QN+1= QN, F/F状态不变。
J≠K, QN+1= J, F/F状态由J决定。
J=K=1, QN+1= ,计数式触发器。
1
Q
J
K
CP
实验内容一、RS触发器功能测试
Q
&
&
R
S
实验方法:
;
、S端分别接逻辑开关K, Q 、端接逻辑电平显示端L1,L2。
。
内容二、JK触发器74LS112功能验证方法
VCC CP2 K2 J2 Q2
Cp1 K1 J1 Q1 GND
1 2 3 4 5 6 7 8
16 9
74LS112
1. 、端和J、K端分别接逻辑开关Ki;
,加单次负脉冲,Q1端接电平显示器L。
、的置位、复位功能。
4. = =1时,改变J、K组态,记录输出端的状态。填入记录表,验证功能。
74LS74管脚排列图
D CP
Q
1 2 3 4 5 6 7
14 8
VCC D2 Cp2 Q2
D1 Cp1 Q1 GND
74LS74
请同学们对照真值表检测功能。
内容三、D触发器74LS74功能验证方法
D1 Cp1 Q1 GND
1 2 3 4 5 6 7
14 8
VCC D2 Cp2 Q2
74LS74
1. 、端和D端分别接逻辑开关Ki;
,加单次正脉冲,Q1端接电平显示器L。
、的置位、复位功能。
4. = =1时,改变J、K组态,记录输出端的状态。填入记录表,验证功能。
实验内容四:触发器的功能转换(选作) —— JK触发器→D触发器
J≠K,QN+1=J,令:J=D,则JK-F/F变换为D-F/F
注:负脉冲触发
J
K
CP
Q
D