文档介绍:CY7C68013A, CY7C68014A
CY7C68015A, CY7C68016A
EZ-USB FX2LP (TM) USB 微控制器
高速 USB 外设控制器
1. 特色(CY7C68013A/14A/15A/16A) ■通用可编程接口(General Programmable Interface, GPIF)
❐可与大多数并行接口直接连接
■ USB USB IF 高速性能且经过认证(TID # 40460272) ❐由可编程波形描述符和配置寄存器定义波形
■单芯片集成 USB 收发器、智能串行接口引擎(SIE) 和增强❐支持多个 Ready (RDY) 输入和 Control (CTL) 输出
型 8051 微处理器■符合行业标准的集成增强型 8051
■适用性、外观和功能均与 FX2 兼容❐ 48 MHz、 24 MHz 或 12 MHz CPU 操作
❐引脚兼容❐每个指令周期四个时钟
❐目标代码兼容❐两个 USART
❐
❐功能兼容(FX2LP 是超集) 三个计数器/ 定时器
❐扩展的中断系统
■
超低功耗:ICC 在任何模式下都不超过 85 mA ❐两个数据指针
❐适合总线和电池供电的应用
■ 工作电压,容限输入为 5V
■软件:8051 代码运行介质:
■向量化中断和中断
❐内部 RAM,通过 USB 下载 USB GPIF/FIFO
❐内部 RAM,从 EEPROM 加载■分离的 CONTROL 传输设置部分和数据部分数据缓冲
❐外部存储设备(128 引脚封装)
■集成 I2C 控制器,在 100 或 400 kHz 下运行
■
16 K 字节片上代码/ 数据 RAM
■集成的四个先进先出(FIFO) 缓冲
■四个可编程的 BULK/INTERRUPT/ISOCHRONOUS 端点❐集成胶合逻辑和 FIFO 有助于降低系统成本
❐缓冲区大小选项:两倍,三倍,四倍❐与 16 位总线之间的自动转换
■附加的可编程(BULK/INTERRUPT) 64 位端点❐可主- 从操作
❐使用外部时钟或异步选通脉冲
■位或位外部数据接口
8 16 ❐易于与 ASIC 和 DSP IC 相连的接口
■可生成智能介质标准错误校正码 ECC ■有商业和工业温度等级供选择(除 VFBGA 外的所有封装)
Cypress Semiconductor Corporation • 198 Champion Court • San Jose, CA 95134-1709 • 408-943-2600
文件编号:001-50431 修订版** 修订时间 2008 年 12 月 11 日
[+] Feedback
CY7C68013A, CY7C68014A
CY7C68015A, CY7C68016A
逻辑方框图
高性能微型
使用标准工具
24 MHz
具有低功耗选项
外部 XTAL
FX2LP
(8)
(16)
数据
地址
/ I2C
x20 8051 内核主控端
VCC /
PLL 12/24/48 MHz,
/ 丰富的 I/O 接口包含
四个时钟/ 周期附加 IO (24)
(8) 两个 USART
连接后可
实现全速
ADDR (9)
数据总线通用可编程 I/F
D+ 符合 ASIC/DSP 或
GPIF
USB 总线标准,例如
CY 16 KB / (16)
RDY (6) ATAPI、 EPP 等
D–智能 RAM CTL (6)
XCVR ECC
集成全速和高速 USB 地址
XCVR
引擎
高达 96 MB/s
4 KB 8/16
FIFO 突发速率
增强型 USB 核“软配置”容易 FIFO 和端点存储器
简化 8051 代码进行固件更换(主控端或从属端操作)
特色(仅限 CY7C68013A/14A) 赛普拉斯半导体公司(赛普拉斯)的 EZ-USB FX2LP™
(CY7C68013A/14A) 是高集成、低功耗 USB 微控制器
■ CY7C68014A:适合电池供电应用 EZ-USB FX2™(CY7C68013) 的一个低功耗版本。通过将 USB
❐挂起电流:100 μA (typ) 收发器、串行接口引擎(SIE)、增强型 8051 微控制器,以及
可编程外设接口集成到一个芯片中,赛普拉斯研发出一个极具成
■