文档介绍:目录
1 引言 4
EDA概述 4
VHDL语言概述 5
Max+Plus II概述 6
2 数字电子钟设计 9
9
9
10
3数字电子钟的仿真 15
15
16
17
18
18
4 小结 19
参考文献 20
附录:设计源程序清单 21
基于VHDL的数字电子钟设计
学生姓名: 指导老师:
摘要随着EDA技术的发展和应用领域的扩大与深入, EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出。EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑优化和仿真测试,直至实现既定的电子线路系统功能。本文介绍了基于VHDL硬件描述语言设计的多功能数字时钟的思路和技巧。在MAX+Plus II开发环境中编译和仿真了所设计的程序,并逐一调试验证程序的运行状况。仿真和验证的结果表明,该设计方法切实可行,该数字时钟具有一定的实际应用性。
关键词数字电子钟;仿真调试;VHDL;MAX+Plus II
Design of digital electronic clock based on VHDL
Student Name: Chen Ben Teacher: Chen Yuantao
Abstract With the development of EDA technology and expansion and deepen of application, EDA technology has e more and more important in electronic information, communications, automatic control puter app lications. EDA technology depends on puters, complete logic optimization and simulation tests of design documents by means of making hardware description language VHDL as the system logic description automatically in EDA tools software platform, until it has achieved the function of established electronic circuits system. In this paper, we have introduced ideas and crafts manship of multi-function digital clock design based on VHDL hardware description language. Compile and simulate designed procedures in MAX+Plus II development environment and debug and verify each ofthe operation of program. Simulation and verify results show that this design is workable and this digital clock is practical.
Key words digital electronic clock; emulator debugger; VHDL; MAX+Plus II
1 引言
当今社会是数字化的社会,也是数字集成电路广泛应用的社会,数字电路本身在不断地进行更新换代。它由早期的电子管、晶体管、小中规模集成电路发展到超大规模集成电路(VLSIC[1])以及许多具有特定功能的专用集成电路。但是,随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC)芯片,而且希望ASIC的设计周期尽可能的短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中,因而出现了现场可编程逻辑器件(FPLD),其中应用最广泛的当属现场可编程门阵列(FPGA[2])和复杂可编程逻辑器件(CPLD)。比较典型的就是Xilinx公司的FPGA器件系列和Altera公司的CPLD器件系列,它