文档介绍:创新学分设计说明书
创新学分设计题目: 基于VHDL的时分复接器设计
学院名称: 信息工程学院
专业: 通信工程班级: 090421
学号: 09042130 姓名:
评分: 指导教师:
20 12 年 5 月 17 日
目录
一、时分多路复用(TDM)原理………………………………………4
二、时分多路复用信号的产生模型……………………………………6
三、各功能模块的VHDL建模与程序设计…………………………… 7
1、分频器及分频器的VHDL源程序………………………………… 7
2、内码控制器…………………………………………………………9
3、译码器及其VHDL描述…………………………………………… 9
4、时序发生器及其VHDL描述………………………………………10
5、count32计数器的VHDL描述…………………………………… 12
6、nand0_1非门的VHDL描述……………………………………… 13
7、内码产生器和内码控制器及其VHDL描述……………………… 13
8、输出电路及三态门VHDL描述……………………………………16
…………………………17
…………………………………………………………21
五、附录(子模块仿真图)…………………………………………22
六、参考文献…………………………………………………………24
引言
在数字通信中,为了扩大传输容量和提高传输效率,通常需要将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在高速宽带信道中传输。数字复接就是依据时分复用基本原理完成数码合并的一种技术,并且是数字通信中的一项基础技术。当今社会是数字话的社会,数字集成电路应用广泛。而在以往的PDH 复接电路中,系统的许多部分采用的是模拟电路,依次有很大的局限性。随着微电子技术的发展,出现了现场可编辑逻辑器件(PLD),其中应用最广泛的当属现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。本文就是用硬件描述语言等软件与技术来实现一个基于CPLD/FPGA 的简单数字同步复接系统的设计。在通信系统中,为了提高信道的利用率,使多路信号在同一条信道上传输时互相不产生干扰的方式叫做多路复用。在数字通信系统中主要采用时分多路复用(TDM)方式,把时间划分为若干时隙,让多路数字信号的每一路占用不同的时隙,即多路信号在不同的时间内被传送,各路信号在时域中互不重叠。
关键词:数码合并时分多路 CPLA/FPGA 复用设计
(TDM)原理
时分多路复用(TDM)是按传输信号的时间进行分割的,它使不同的信号在不同的时间内传送,将整个传输时间分为许多时间间隔,每个时间片被一路信号占用。TDM就是通过在时间上交叉发送每一路信号的一部分来实现一条电路传送多路信号的。电路上的每一短暂时刻只有一路信号存在。因数字信号是有限个离散值,所以TDM技术广泛应用于数字通信系统。
,发送端的各路话音信号经低通滤波器将带宽限制在3400Hz 以内,然后加到匀速旋转的电子开关 k1上,依次接通各路信号,它相当于对各路信号按一定的时间间隙进行抽样。k1旋转一周的时间为一个抽样周期T,这样就做到了对每一路信号每隔周期T 时间抽样一次,此时间周期称为1帧长。发送端电子开关 k1不仅起到抽样作用,同时还起到复用和合路的作用。合路后的抽样信号送到编码器进行量化和编码,然后,将信号码流送往信道。在接收端,将各分路信号码进行统一译码,还原后的信号由分路开关k2依次接通各分路,在各分路中经低通滤波器将重建的话音信号送往收端用户。
时分多路复用的关键是同步,为了保证正常通信,必须确保收发旋转开关严格同频同相,同频是指旋转开关的旋转速度要完全相同,同相是指当发端旋转开关K1连接第一路信号时,收端旋转开关K2也必须连接在第一路信号上。
ITT)建议,目前TDM采用两种标准系列:一种是欧洲和我们国家所采用的30路系列,即由32个话路组成一个PCM基群,;另一种是北美和日本等国所采用的24路体系,即由24个话路组成一个PCM基群。
S3(t)
S1(t)
Si(t)
S2(t)
…
…
S’3(t)
S’2(t)
S’1(t)
…
…
N
2
1
K1
K2
N
2
1
低通滤波器
PCM编码
信道
PCM解码
低通滤波器
低通滤波器
低通滤波器
低通滤波器
Si(t)
低通滤波器
f0
TS0
TS1
f0
0
t
f
…
…
…
TS2
TS16
TS30