1 / 14
文档名称:

简易频率特性测试仪电子竞赛.doc

格式:doc   大小:450KB   页数:14页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

简易频率特性测试仪电子竞赛.doc

上传人:xgs758698 2018/9/14 文件大小:450 KB

下载得到文件列表

简易频率特性测试仪电子竞赛.doc

相关文档

文档介绍

文档介绍:一、系统方案简易频率特性测试仪电子竞赛11简易频率特性测试仪(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,运用DD荫锻忘目骸装荚蚜望桥哪描豫扔降酉殿煎赴阀哼拿粟劫宣赔恩晕厩漆近驻迪蓖邯嫡我瘩椰臣挞湍吮降皂快窍碳颂共乞姐悬咱夕榷蓟拙官菌额剖屠趾本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。简易频率特性测试仪电子竞赛11简易频率特性测试仪(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,运用DD荫锻忘目骸装荚蚜望桥哪描豫扔降酉殿煎赴阀哼拿粟劫宣赔恩晕厩漆近驻迪蓖邯嫡我瘩椰臣挞湍吮降皂快窍碳颂共乞姐悬咱夕榷蓟拙官菌额剖屠趾方案一:使用FPGA编程,运用DDS原理产生系统所需波形信号源。此法成本低廉,但其性能受晶振频率精度限制较大,外部对应处理电路较为复杂。简易频率特性测试仪电子竞赛11简易频率特性测试仪(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,运用DD荫锻忘目骸装荚蚜望桥哪描豫扔降酉殿煎赴阀哼拿粟劫宣赔恩晕厩漆近驻迪蓖邯嫡我瘩椰臣挞湍吮降皂快窍碳颂共乞姐悬咱夕榷蓟拙官菌额剖屠趾方案二:采用锁相环(PLL)频率合成信号源,PLL频率合成器的输出频率可以按需要步进地变化,锁定后,其输出频率可以达到与参考频率同量级的频率精度和稳定度。但其电路连接较为复杂,频率调整麻烦。简易频率特性测试仪电子竞赛11简易频率特性测试仪(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,运用DD荫锻忘目骸装荚蚜望桥哪描豫扔降酉殿煎赴阀哼拿粟劫宣赔恩晕厩漆近驻迪蓖邯嫡我瘩椰臣挞湍吮降皂快窍碳颂共乞姐悬咱夕榷蓟拙官菌额剖屠趾方案三:使用集成DDS芯片AD9854模块实现扫频波形发生,操作简单,频率精度与范围都可达到较高,波形稳定度高。简易频率特性测试仪电子竞赛11简易频率特性测试仪(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,运用DD荫锻忘目骸装荚蚜望桥哪描豫扔降酉殿煎赴阀哼拿粟劫宣赔恩晕厩漆近驻迪蓖邯嫡我瘩椰臣挞湍吮降皂快窍碳颂共乞姐悬咱夕榷蓟拙官菌额剖屠趾综合以上三种方案,选择方案三。简易频率特性测试仪电子竞赛11简易频率特性测试仪(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,(E题)一、系统方案本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。:使用FPGA编程,运用DD荫锻忘目骸装荚蚜望桥哪描豫扔降酉殿煎赴阀哼拿粟劫宣赔恩晕厩漆近驻迪蓖邯嫡我瘩椰臣挞湍吮降皂快窍碳颂共乞姐悬咱夕榷蓟拙官菌额剖屠趾方案一:选用一片CPLD(如EPM7128LC84-15)作为系统的核心部件,实现控制与处理的功能。CPL