文档介绍:航空通信中小数分频器的设计
摘要:FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。本次项目是小数分频。小数分频是为解决人们想要小数频率的愿望,而不局限于整数频率。
高速发展的的当今社会是数字化的时代,各种各样的数字化产品进入了市场。而用VHDL语言实现的数字产品也在一定范围内满足市场上不同的需求。用FPGA设计的产品不但降低的生产成本,还在一定程度上缩短了生产周期。同时所需的人力又不是特别多。小数分频的基本原理小数分频的基本原理是采用脉冲吞吐计数器和锁相环技术先设计两个不同分频比的整数分频器,然后通过控制单位时间内两种分频比出现的不同次数来获得所需要的小数分频值。,可以将分频器设计成9次10分频,1次11分频,这样总的分频值为:F=(9×10+1×11)/(9+1)=,由于分频器的分频值不断改变,因此分频后得到的信号抖动较大。当分频系数为N-(N为整数)时,可控制扣除脉冲的时间,以使输出成为一个稳定的脉冲频率,而不是一次N分频,一次N-1分频。本次设计用VHDL设计了小数分频器,在QuartusⅡ,仿真结果证明本次实验正确,最后用FPGA器件实现了小数分频器。
关键字:FPGA 小数分频器 VHDL 频率计
目录
1 FPGA及VHDL简介
什么是FPGA 4
FPGA由什么构成 5
FPGA设计步骤 5
硬件描述语言VHDL 10
2 小数分频分析及设计
整数分频与半整数分频 12
分频的程序 12
顶层原理图 15
3 外围及显示电路设计
频率计 16
4位十进制频率计的设计 16
4位十进制频率计系统仿真及结果 17
TESTCL模块的设计 17
TESTCL模块系统仿真及结果 19
4 实验总结 20
致谢 21
参考文献 21
引言
随着各种先进雷达、制导、定位系统、数字通信设备及专用测试仪性能的不断提高,对其频率源的要求越来越高。频率源性能的优劣,是决定现代电子系统性能优劣的主要因素之一。
分频器在CPLD/FPGA的使用频率较高。目前大多数采用直接合成、锁相环和直接数字合成之一或不同的组合。但市场上对于实现奇数分频,半整数分频及其他小数分频往往不能满足要求。人们希望有一中灵活的设计方法,只需在实验室就能设计分频器并能马上投入使用,更改分频系数不需要改变原器件或电路板,只需改变源程序,在数分钟内就能完成,并能马上使用。频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过quartus进行仿真,设计基于FPGA小数分频器。本文采用一个整数分频和一个半整数分频来实现小数分频。随着超大规模集成电路的发展,利用FPGA小数分频为越来越多的设备如测量仪等提供更加精准的频率源,从而使的在国防、民用、医学、生物、物理、化学等方面有了更大进步空间。
1 FPGA及VHDL简介
什么是FPGA
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
目前以硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。
系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻