1 / 21
文档名称:

毕业设计论文-伪随机码脉冲信号发生器电路设计.doc

格式:doc   页数:21
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

毕业设计论文-伪随机码脉冲信号发生器电路设计.doc

上传人:钻石文档库 2013/7/12 文件大小:0 KB

下载得到文件列表

毕业设计论文-伪随机码脉冲信号发生器电路设计.doc

文档介绍

文档介绍:伪随机码脉冲信号发生器电路设计
摘要
由于伪随机码在CDMA(Code Division Multiple Access)技术中得到了广泛的应用,为更好的利用CDMA技术,需了解伪随机码脉冲信号。本课题主要是应用CPLD技术,设计一个伪随机码脉冲信号发生器电路,所用到的主要元器件有74LS74、EPM7128SLC84—15 MAX 7000可编程逻辑器件及一些门电路等,并利用MAX+PLUS Ⅱ软件来观察电路波形及CPLD综合实验板来检测电路的功能是否达到设计要求。
关键词伪随机码 CPLD 74LS74 EPM7128SLC-15
ABSTRACT
Pseudorandom code is wide use in CDMA (Code Division Multiple Access)technology, to make use of CDMA technology,we should know Pseudorandom code Pulses. My design is based on CPLD technology ,and design a circuit to produce pseudorandom code. Device I used as follows: 74LS74、EPM7128SLC84-15 MAX 7000 progranmable logic device 、some gate circuit and so on .At last ,we can use MAX+PLUS Ⅱsoftware and the board of CPLD which prehensive to inspect the application of this circuit is right or wrong.
Keywords pseudorandom code;CPLD;74LS74;EPM7128SLC84-15 MAX 7000 progranmable logic device
第1章 绪论 3
3
4
1..3几种伪随机序列的比较 4
m序列 4
M序列 4
第2章主要元器件说明 5
核心模块EPM7128SLC84-15 5
6
LED显示模块 7
相关资源分配为: 8
74LS74 9
74LS74引脚图 10
74LS74功能表 10
第3章原理图及逻辑示意图 10
10
: 11
: 11
11
四级移位寄存器构成的m序列: 11
四级移位寄存器构成的M序列: 12
第4章电路的时序波形及功能验证 14
四级m序列: 14
四级M序列: 16
使用CPLD实验板检测电路功能是否达到实验要求: 18
第5章总结 19
感谢辞 20
参考文献 21
绪论
在通信系统中,对误码率的测量、通信加密、数据序列的扰码和解码、扩频通信等方面均要用到伪随机序列,伪随机序列的特性对系统的性能有重要的影响,因此有必要了解和掌握伪随机序列的的概念和特性。

伪随机序列就是结构可以预先确定,可重复产生和复制,具有某种随机特性的序列码。
伪随机序列应当具有类似随机序列的性质。在工程上常用二元{0,1}序列来产生伪噪声码,它具有以下几个特点:
(1)在随机序列的每一个周期内,0和1出现的次数近似相等。
(2)每一个周期内,长度为n的游程(相同码元的码元串)出现的次数比长度为n+1的游程次数多一倍。
(3)随即序列的自相关类似于白噪声自相关函数的性质。

在许多文献中,涉及的伪随机序列产生方法多是基于高级语言,较少涉及硬件来实现。已有的一些硬件实现方法,在FPGA芯片和DSP芯片上都有过应用;
本文所使用的主要是CPLD技术,利用2片带有锁存置位功能的74LS74芯片及相关门电路构成移位寄存器,从而产生移存型序列

m序列
n级线性移位寄存器能产生的最大可能周期是P=2n-1,这样的序列称为最大长度序列,或称为m序列;它可由n级移位寄存器与若干模二加法器组成的线性反馈逻辑网络和时钟脉冲发生器连接而成。
m序列的性质:均衡特性(平衡性)、游程特性(游程分布的随机性)、移位相加特性(线性叠加性)、自相关特性、伪噪声特性
M序列
M序