1 / 4
文档名称:

实验二 基本触发器.doc

格式:doc   大小:113KB   页数:4页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验二 基本触发器.doc

上传人:mh900965 2018/11/14 文件大小:113 KB

下载得到文件列表

实验二 基本触发器.doc

相关文档

文档介绍

文档介绍:实验目的
掌握基本RS触发器、D触发器、JK触发器的逻辑功能。
掌握时序电路的设计方法。
熟悉触发器之间相互转换的方法。
二、实验内容
通过模拟和仿真分析和验证三种触发器的逻辑功能及触发方式。
设计基本RS触发器、D触发器、JK触发器。
三、实验原理
触发器是构成时序逻辑电路的基本单元。它是一种具有记忆功能,能储存1位二进制信息的逻辑电路。
触发器的特点:
①具有两个稳定的状态,用来表示电路的两个逻辑状态;
②在输入信号作用下,可以被置成“0”态或“1”状态;
③当输入信号撤消后,所置成的状态能够保持不变。
我们把输入信号作用前的触发器状态称为现在状态(“现态”),用和表示(或用和表示);把在输入信号作用后触发器的状态称为下一状态(“次态”),用和表示。
RS基本触发器:
将触发器的次态与现态,以及输入信号之间的逻辑关系用表格的形式表示出来,称为状态转移真值表,简称状态表或真值表。
RD SD
Qn
Qn+1
功能
0 0
0
×
不允许
0 0
1
×
0 1
0
0
Qn+1=0
置“0”
0 1
1
0
1 0
0
1
Qn+1=1
置“1”
1 0
1
1
1 1
0
0
Qn+1=Qn
保持
1 1
1
1
2、D触发器:
正沿触发的D触发器的电路符号如下图所示。它是一个正边沿触发的D触发器,有一个数据输入端d,一个时钟输入端clk和一个数据输出端q。D触发器的真值表如下表所示。从表中可以看到,
D锁存器的输出端只有在正沿脉冲过后,输入端d的数据才可以传递到输出端q。
D锁存器真值表
d q
clk
D锁存器
数据输入端
时钟输入端
数据输出端
D
CLK
Q
X
0
不变
X
1
不变
0

0
1

1
3、JK触发器
带有复位/置位功能的JK触发器电路符号如下图所示。JK触发器的输入端有置位输入prn,复位输入clrn,控制输入j和k,时钟信号clk;输出端q和反向输出端nq。JK触发器的真值表如下表所示。 JK触发器真值表
输入端
输出端
clrn q
j
clk
k nq
prn
PRN
CLRN
CLK
J
K
Q
NQ
0
1
X
X
X
1
0
1
0