1 / 5
文档名称:

HSPICE信号完整性应用举例.pdf

格式:pdf   页数:5页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

HSPICE信号完整性应用举例.pdf

上传人:管理资源吧 2011/9/9 文件大小:0 KB

下载得到文件列表

HSPICE信号完整性应用举例.pdf

文档介绍

文档介绍:中国 PCB 技术网
网址:
电邮:pcbtech@
HSPICE 信号完整性应用举例
(作者:19245068 Email:hht200309@ 欢迎交流)
在用HSPICE分析高速数字信号完整性过程中,一般把整个电路分成很多部
分写成子电路或整理成库,需要这样做的包括,数据产生器、缓冲器、传输线、
封装模型和连接器等等。如下图所示:

而最主要的就是两个部分,其一是 IBIS 模型(.ibs 文件,可以表示缓冲器
及其内部封装寄生参数部分),其二是 S 参数模型(.snp 文件,可以表示传输线、
封装、连接器等等部分),本文将先介绍 HSPICE 关于 IBIS 的应用,然后介绍
其关于 IBIS 模型和 S 参数混合仿真的例子。
(1)假如有下面一拓扑结构有待仿真(IBIS 应用例子):

如图所示,每根传输线的特性阻抗为 50 欧,延迟为 ,每段负载电容
为 8pf,IBIS 文件采用 ,模型采用 special_IO,类型为 output
buffer(见附录),下面只用 SQ signal explorer 和 HSPICE 来进行仿真。
① SQ signal explorer
其拓扑结构图如下:
- 1 -
==专注 PCB 行业==
中国 PCB 技术网
网址:
电邮:pcbtech@

其仿真波形如下:

② HSPICE
仿真网表如下:
* IBIS Buffer Test
.option post
.tran 50n
vin in 0 pulse(0V 5V 0n 1n 1n 8n 20n)
x1 in out bufferhht
- 2 -
==专注 PCB 行业==
中国 PCB 技术网
网址:
电邮:pcbtech@
tline1 out 0 out1 0 ZO=50 TD=
tline2 out1 0 out2 0 ZO=50 TD=
tline3 out2 0 out3 0 ZO=50 TD=
c1 out1 0 8p
c2 out2 0 8p
c3 out3 0 8p
.subckt bufferhht nd_in0 nd_out0
b_op_0 nd_pu0 nd_pd0 nd_out nd_in0
+ file = ''
+ model = 'special_IO'
+typ=typ power=on buffer=2 interpol=1
xpin nd_out nd_out0 pkg
.ends
.subckt pkg nd_out nd_out0
r_pkg nd_out_c nd_out0 12m
c_pkg nd_out_c 0 2p
l_pkg nd_out nd_out_c 2n
.ends
.print v(in) v(out) v(out1) v(out2) v(out3)
.end
其仿真波形如下:
- 3 -
=