1 / 15
文档名称:

伪随机序列发生器的设计与仿真实现的分析.doc

格式:doc   页数:15
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

伪随机序列发生器的设计与仿真实现的分析.doc

上传人:799474576 2013/7/25 文件大小:0 KB

下载得到文件列表

伪随机序列发生器的设计与仿真实现的分析.doc

文档介绍

文档介绍:成绩评定表
学生姓名
班级学号
专业
课程设计题目
基于VHDL的伪随机序列发生器设计与仿真实现


组长签字:
成绩
日期
20 年月日
课程设计任务书
学院
专业
学生姓名
班级学号
课程设计题目
基于VHDL的伪随机序列发生器设计与仿真实现
内容及要求:
(1)掌握基于FPGA的数字模块开发方法;
(2)掌握ISE和MODELSIM软件使用方法;
(3)设计基于VHDL的伪随机序列发生器模块,反馈抽头为X,X;
进度安排:
第一周:

、资料,确立设计方案。
,并熟悉软件环境。
第二周:
1. 设计伪随机序列发生器模块;
2. 基于VHDL实现伪随机序列发生器模块,并进行仿真测试。
第三周:



指导教师:
201 年月日
专业负责人:
201 年月日
学院教学副院长:
201 年月日
伪随机序列发生器设计与仿真实现的分析 1
1
、及所用的软件环境介绍 1
2
GPS信号结构 2
C/A码 3
3
3
1. 4. 2伪随机序列发生器模快程序 5
8
1. 5. 1 test bench和modelsim仿真波形 8
1. 5. 2 gold伪随机序列码发生结果分析 10
11
11
伪随机序列发生器设计与仿真实现的分析

(1)掌握基于FPGA的数字模块开发方法;
(2)掌握ISE和MODELSIM软件使用方法;
(3)设计基于VHDL的伪随机序列发生器模块,反馈抽头为G2(2),G2(6);
、及所用的软件环境介绍
Xilinx ISE +Modelsim SE
Xilinx ISE ISE ISE Foundation 的所有特性,对嵌入式、DSP 和实时调试设计流程提供完全支持。 版本还提供了对业界最低成本 FPGA 器件 Spartan-3E 系列所有产品的支持,以及对 Virtex-4 FPGA 器件的附加支持。 包括适用于 PC 和 Linux 平台的 ISE Simulator和适用于 Linux 和 Windows 平台的增强用户界面。ISE 现在整合了 ISE Foundation 软件包中的所有特性。Xilinx CORE Generator System(赛灵思内核生成器系统):提供优化、预定义的通用功能构造块集——可简化设计步骤,更快完成设计。 FPGA Editor(FPGA 编辑器):可让设计者查看和修改设计后布线和布局。 ISE Simulator Lite(ISE 仿真器简化版):完善的 VHDL/Verilog 仿真器。 MXE-III Starter(MXE-III 启动器):可选的 ModelSim -III 启动器版本,基于流行的 Mentor Graphics ModelSim 系列 HDL 仿真器。
Modelsim SE Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。主要特点:TL和门级优化,本地编译结构,编译仿真速度快,跨平台跨版本仿真;单内核VHDL和
Verilog混合仿真;源代码模版和助手,项目管理;集成了性能分析、波形比较、代码覆盖、数据流ChaseX、Signal Spy、虚拟对象Virtual Object、Memory窗口、Assertion窗口、源码窗口显示信号值、信号条件断点等众多调试功能;C和Tcl/Tk接口,C调试;对SystemC的直接支持,和HDL任意混合;支持SystemVerilog的设计功能;对系统级描述语言的最全面支持,SystemVerilog,SystemC,PSL;ASIC Sign off。ModelSim分几种不同的版本:SE、PE、LE和OEM,其