文档介绍:AT89S52
主要性能
l 与 MCS-51 单片机产品兼容
l 8K 字节在系统可编程 Flash 存储器
l 1000 次擦写周期
l 全静态操作:0Hz~33Hz
l 三级加密程序存储器 R
l 32 个可编程 I/O 口线
l 三个 16 位定时器/计数器
l 八个中断源
l 全双工 UART 串行通道
8位微控制器
l 低功耗空闲和掉电模式
l 掉电后中断可唤醒
8K 字节在系统可编程
l 看门狗定时器
l 双数据指针
Flash
l 掉电标识符
功能特性描述 AT89S52
AT89S52 是一种低功耗、高性能 CMOS8 位微控制器,具有
8K 在系统可编程 Flash 存储器。使用 Atmel 公司高密度非
易失性存储器技术制造,与工业 80C51 产品指令和引脚完
全兼容。片上 Flash 允许程序存储器在系统可编程,亦适于
常规编程器。在单芯片上,拥有灵巧的 8 位 CPU 和在系统
可编程 Flash,使得 AT89S52 为众多嵌入式控制应用系统提
供高灵活、超有效的解决方案。
AT89S52 具有以下标准功能: 8k 字节 Flash,256 字节 RAM,
32 位 I/O 口线,看门狗定时器,2 个数据指针,三个 16 位
定时器/计数器,一个 6 向量 2 级中断结构,全双工串行口,
片内晶振及时钟电路。另外,AT89S52 可降至 0Hz 静态逻
辑操作,支持 2 种软件可选择节电模式。空闲模式下,CPU
停止工作,允许 RAM、定时器/计数器、串口、中断继续工
作。掉电保护方式下,RAM 内容被保存,振荡器被冻结,
单片机一切工作停止,直到下一个中断或硬件复位为止。
Rev. 1919-07/01
1
AT89S52
引脚结构
2
AT89S52
方框图
引脚功能描述
3
AT89S52
VCC : 电源
GND: 地
P0 口:P0 口是一个 8 位漏极开路的双向 I/O 口。作为输出口,每位能驱动 8 个 TTL 逻
辑电平。对 P0 端口写“1”时,引脚用作高阻抗输入。
当访问外部程序和数据存储器时,P0 口也被作为低 8 位地址/数据复用。在这种模式下,
P0 具有内部上拉电阻。
在 flash 编程时,P0 口也用来接收指令字节;在程序校验时,输出指令字节。程序校验
时,需要外部上拉电阻。
P1 口:P1 口是一个具有内部上拉电阻的 8 位双向 I/O 口,p1 输出缓冲器能驱动 4 个
TTL 逻辑电平。对 P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入
口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(I IL)。
此外, 和 分别作定时器/计数器 2 的外部计数输入()和时器/计数器 2
的触发输入(),具体如下表所示。
在 flash 编程和校验时,P1 口接收低 8 位地址字节。
引脚号第二功能
T2(定时器/计数器 T2 的外部计数输入),时钟输出
T2EX(定时器/计数器 T2 的捕捉/重载触发信号和方向控制)
MOSI(在系统编程用)
MISO(在系统编程用)
SCK(在系统编程用)
P2 口:P2 口是一个具有内部上拉电阻的 8 位双向 I/O 口,P2 输出缓冲器能驱动 4 个
TTL 逻辑电平。对 P2 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入
口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(I IL)。
在访问外部程序存储器或用 16 位地址读取外部数据存储器(例如执行 MOVX ***@DPTR)
时,P2 口送出高八位地址。在这种应用中,P2 口使用很强的内部上拉发送 1。在使用
8 位地址(如 MOVX ***@RI)访问外部数据存储器时,P2 口输出 P2 锁存器的内容。
在 flash 编程和校验时,P2 口也接收高 8 位地址字节和一些控制信号。
P3 口:P3 口是一个具有内部上拉电阻的 8 位双向 I/O 口,p2 输出缓冲器能驱动 4 个
TTL 逻辑电平。对 P3 端口写“1”时,内部上拉电