1 / 3
文档名称:

计算机组成原理移位运算实验.docx

格式:docx   大小:193KB   页数:3页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计算机组成原理移位运算实验.docx

上传人:762357237 2019/3/3 文件大小:193 KB

下载得到文件列表

计算机组成原理移位运算实验.docx

文档介绍

文档介绍:实验4移位运算实验实验目的 。 。实验设备 74LS194组件一片,单脉冲一个,开关若干,灯泡若干实验原理移位寄存器是一种由触发器连接组成的同步时序电路,每个触发器的输出连到下一级触发器的数据输入,所有触发器共用一个时钟脉冲源,在时钟脉冲的作用下,存储在移位寄存器中的二进制信息,逐位左移或右移。移位寄存器原理框图如图4所示: 在上图中,每一个方框A、B、C、D代表一位寄存器。如果移位寄存器原状态为1000,A输入接地,每送一个CP时钟之后,数码“1”由A―D的方向移动一位,若逐级移动,它就实现了寄存器的串行输入――串行输出的移位工作方式。实验步骤 :根据实验原理图,将所需要的组件从组件列表中拖到实验设计流程栏中。 :将已选择的组件进行连线,搭建好的实验流程图如图5所示。。芯片引脚如下:0-3号引脚是4个并行输入端A~D,4,5号是和右移输入端DSR和左移输入端DSL,6、,8号是复位端RD(低电平有效)为“异步清零”输入端,9、10号引脚分别是CP时钟脉冲和电源信号,11-14号为QA~QD输出端,15号引脚是接地端。它能实现清零,存数,. ①清零:给RD一个低电平,则清除原寄存器中的数码,实现QA、QB、QC、QD清零。②存数:当S1=S0=1时,CP上升沿到达时,触发器被置为QAn+1=A,QBn+1=B,QCn+1=C,QDn+1=D,移位寄存器处于“数据并行输入”状态。③移位:S1=0,S0=1,CP上升沿到达时,触发器被置为QAn+1=DSR,QBn+1=QAn,QCn+1=QBn,QDn+1=QCn,这时移位寄存器处在“右移”工作状态。S1=1,S0=0,CP上升沿到达时,触发器被置为QAn+1=QBn,QBn+1=QCn,QCn+1=QDn,QDn+1=DSL,这时移位寄存器处在“左移”工作状态。④保持:当S1=S0=0时,Qin+1=Qin,移位寄存器处在“保持”工作状态。74LS194的真值表注:本次实验的结果的记录形式自由设计,但必须清楚地反映实验的过程和结果实验结果与分析