文档介绍:摘要片内存储器是数字信号处理芯片的重要组成部分之一。高速低功耗片内存储器有利于优化男阅芎凸模虼硕源娲⑵魉俣群凸牡纳杓瞥晌狣设计优化的重点。进行低功耗设计和优化。首先将娲⑻宸挚椤⒆窒呓蟹指睿约跎俑涸氐缛荩档凸模黄浯危用改进的字线脉冲技术,将片内时钟分段来减少灵敏放大器的放大时间以降低功思想,本文采用全定制的设计方法,在渭ひ障律杓屏艘豢值ぷ髌德饰M瓿闪寺呒杓坪脱橹ぃ⒃诖嘶∩辖辛税图设计和模拟验证。在典型情况下对版图进行模拟,数据读取时间为缪固跫缕骄奈>镀馐裕捎酶肈的作稳定,性能和功耗均达到设计要求。本课题的另一个研究工作是虳高速缓冲存储器纳杓坪陀化。为了提高剩疚氖紫炔捎靡恢制媾甲楹系姆椒ǘ源娲⑻宓ピ=排序,以减少地址线数目加快存储器响应速度;其次,运用一种基于堆栈的替换在深刻理解逑到峁够∩希瓿闪舜拥缏飞杓啤嫱忌杓频侥D獠馐缘完整流程。版图模拟结果表明它的平均功耗为,工作频率为。经投片测试,采用该腄工作稳定,性能和功耗完全满足设计要求。关键词:凸募际酰ǘㄖ粕杓疲ù嫒〈娲⑵鳎咚倩撼宕娲⑵鳎本文在深入研究存储器低功耗技术的基础上,分别在系统级和电路级对乃ù嫒〈娲⑵鱀耗;然后,采用两级静态译码方式来降低驱动字线的负载和功耗。基于以上设计算法,以提高它的性能;然后采用峁沟拇娲⒌ピ#蕴岣咚男省B畚国防科学技术大学研究生院学位论文第一
.篋,猵產..国防科学技术大学研究生院学位论文,產,.巧巧甌珻,第页.—猵,瑀瓼,,.痑.,琭瓼,.瑃琹瑂.,,.
表目录表半导体存储器的分类⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。表刺国防科学技术大学研究生院学位论文第
图目录图存储器的系统结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图字线分段结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯列粗芷谑毙蚬叵低肌图苯邮迪諹娲⑵鹘峁埂图刂芬肼肫髯饔谩旨兑肼肟蛲肌钪找肼氲缏贰礁窒卟僮鞅冉贤肌龀宀岸列词敝由傻缏贰图钢掷嘈偷牧槊舴糯笃鳌图列吹缏贰刂坊帧图指令奶逑到峁埂图指令呒蛲肌图替换算法框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图低功耗相关问题⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。图赛普拉斯公司的技术发展走势⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..图不同抽象设计层次的功耗节省量和功耗估计的误差⋯⋯⋯⋯⋯⋯⋯⋯⋯..图功耗来源⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。姆痔褰峁埂宀季纸峁雇肌图单个功能模块图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图单个存储体结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图六管存储单元⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯
图存储单元对版图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯嫱寄D獠ㄐ巍灏嫱肌图堆栈算法电路图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..图堆栈替换算法的模拟波形⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图娲⒌ピ!图肼氲缏飞杓啤图单个存储体版图布局结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图存储位单元和相邻行存储阵列设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图二四译码器版图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图预译码电路整体版图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图读写通路版图设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图写通路版图模拟⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图单个整体版图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯缏纺D獠ㄐ巍图灏嫱疾季帧图读译码版图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图写译码版图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。⋯⋯⋯⋯⋯娲⒌ピ0嫱肌图堆栈算法版图实现⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯D獠ㄐ巍图模拟嫱级列础图模拟嫱脊δ堋国防科学技术大学研究生院学位论文第
第一章绪论§课题背景在当今的数字化时代背景下,数字信号处理器殉晌Mㄐ拧⒓扑慊⑾费类电子产品等领域的基础器件,被誉为信息社会革命的旗手。由于电子设备适配器的个人化和客户化趋势,酒匦胱非蟾吒斓脑怂闼俣龋拍芨电子设备的更新步伐。同时由于酒挠τ梅段б牙┐蟮饺嗣枪ぷ魃畹母个领域,特别是便携式手持产品对于低功耗和尺寸的要求很高,所以写式设备都是靠电池驱动的,电池的寿命成为制约这些产品应用的关键因素。实际系。然而传统的镍氢电池技术只能提供约/哪芰棵芏龋词鼓壳靶型的镍金属氢化物电池也只有~/哪芰棵芏取5绯丶际醯姆⒄乖短时间内无法满足日益增长的能源需求,以低功耗设计来延长电池寿命对便携式产品来说显得尤为重要【。而在便携式设备的整体系统功耗中,