1 / 36
文档名称:

数字电路 第2版 教学课件 ppt 作者 刘勇 第5章 时序逻辑电路.ppt

格式:ppt   大小:1,448KB   页数:36页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电路 第2版 教学课件 ppt 作者 刘勇 第5章 时序逻辑电路.ppt

上传人:416612240 2019/4/28 文件大小:1.41 MB

下载得到文件列表

数字电路 第2版 教学课件 ppt 作者 刘勇 第5章 时序逻辑电路.ppt

相关文档

文档介绍

文档介绍:(Register)(Counter)时序逻辑电路的概念:时序逻辑电路,是指任一时刻电路的输出不仅与该时刻的输入有关系,而且与电路原来的状态有关(即与电路以前的输入信号有关)。这也是时序逻辑电路区别于组合逻辑电路的最大特点。时序逻辑电路主要有两部分组成:组合逻辑电路部分和存储电路部分。其中:X(x1,x2,…xi)为外部输入信号;Z(z1,z2,…zj)为输出信号;W(w1,w2,…wk)为存储电路输入信号,同时是组合逻辑电路的部分输出信号;Y(y1,y2,…yl)为存储电路的输出信号,同时是组合逻辑电路的部分输入信号。由以上关系式知:tn+1时刻的输出Z(tn+1)由该时刻电路的输入X(tn+1)和存储电路的状态Y(tn+1)决定;Y(tn+1)由tn时刻存储电路的输入W(tn)和存储电路的状态Y(tn)决定;所以,Z(tn+1)取决于X(tn+1)、W(tn)、Y(tn)。这一点充分体现了时序逻辑电路区别于组合逻辑电路的显著特点。不是任何一个时序逻辑电路都具有上图所示的完整电路形式:或没有组合逻辑电路部分,或没有输入变量。但具备了时序逻辑电路的基本特点,就属于该类电路的范畴。、同步时序电路的分析方法1).写出各类方程式(组),主要包括以下三种方程。;;。2).列状态转换真值表,画状态转换图。3).检查电路自启动能力。4).画出电路时序图。5).电路逻辑功能的分析确定。在获得相应方程后,电路逻辑功能已经较为全面的表示出来。但为突出电路特点,使获得的结果形象直观,往往将它转换成图表的形式。在描述电路功能方面,效果是一样的,应根据具体问题进行取舍。【】试分析下图所示时序逻辑电路。解根据该电路CP时钟脉冲信号的连接方式可知,这是一个同步时序逻辑电路。首先求出各类方程。驱动方程:状态方程:由JK触发器的特征方程可知,输出方程:列出状态转换真值表,画出状态转换图。电路状态转换图如下。圆圈中的表示电路的状态,X/Y表示此时电路的输入/输出状态。由于该电路没有输入信号X,所以斜线左侧数值空缺。计数脉冲CP电路现态电路次态输出Y10001020110031000111001检查电路自启动能力。由电路知,该电路存储电路有两位触发器组成,所以该电路的工作状态数有22=4个。该电路在CP脉冲的作用下,状态在00→01→10→00之间循环,共有三个状态,称其为该电路的有效状态;另外一个状态11称为无效状态。对于该电路,如果电路进入11状态,在CP脉冲信号的作用下,可以通过00状态而重新进入有效状态,所以该电路具备自启动能力。画出电路时序图。设电路的初始状态为,各触发器及电路输出状态的变化如下。分析确定电路的逻辑功能。观察电路的状态转换真值表和状态转换图,电路具有三个有效状态,且在10→00时,输出一个进位信号1。所以这是一个可以自启动的同步三进制计数器电路。【】试分析下图所示时序逻辑电路。解由图知,触发器FF1的CP时钟脉冲信号并不是取自外加CP信号,而是将前级FF0的输出信号Q作为它的时钟脉冲信号。所以,这是一个异步时序逻辑电路。分析异步时序逻辑电路,在列方程时,要将触发器的时钟方程考虑在内。注意各触发器的CP端是否有CP时钟信号所需要的跳变沿,只有当跳变沿到达时,相应的触发器才能翻转,否则触发器将保持原状态不变。求出各类方程。时钟方程:驱动方程:状态方程:列出状态转换真值表。电路现态电路次态对应CP状态CP2CP1CP0000001↓↑↓001010↓↓↓010011↓↑↓011100↓↓↓100000↓→↓101010↓↓↓110010↓↓↓111000↓↓↓