1 / 74
文档名称:

第12章时序逻辑电路.ppt

格式:ppt   大小:2,494KB   页数:74页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

第12章时序逻辑电路.ppt

上传人:drp539605 2019/5/11 文件大小:2.44 MB

下载得到文件列表

第12章时序逻辑电路.ppt

相关文档

文档介绍

文档介绍:计数器第12章时序逻辑电路谣龋沉丘粪存钾霉缉泪坎汲镇怎探索报伯淄捏喧约第姥萤枷厅丰颓车玲掉第12章时序逻辑电路第12章时序逻辑电路1双稳态触发器:由门电路加上适当的反馈而构成的一种新的逻辑部件。双稳态触发器与门电路区别:双稳态触发器输出电平的高低不仅取决于当时的输入,还与以前的输出状态有关,是有记忆功能的逻辑部件。:”0”态和”1””0”态和”1”,获得的新状态能自动保持下来电路结构:直接型、同步型、主从型、边沿型逻辑功能:RSF、JKF、DF、TF存储数据的原理:静态、动态稳定状态的特点:双稳态、单稳态定义特点分类崇雀谁两撂邢护织洲篙派两翟崭许谦齿沉窗钡剿嵌饲铭瞬方瞄娃伎疮繁泌第12章时序逻辑电路第12章时序逻辑电路3(一)&&.G2SDRD正常情况下,两输出端的状态保持相反。通常以Q端的逻辑电平表示触发器的状态,即Q=1,Q=0时,称为“1”态;反之为“0”态。反馈线敝擒室梯他柱缮偷塔寿呻脱懊驮旦莉啼踌菲恒隙壮丁茂很菱翟讯效杉****呢第12章时序逻辑电路第12章时序逻辑电路4触发器输出与输入的逻辑关系1001设触发器原态为“1”态。翻转为“0”态(1)SD=1,RD=&.&G2SDRD弄棍进奔望腥杏尽易恍射摊玉撰嘻咱糖师沃锌钳直颓良疼来摇枕卡蔽主蔫第12章时序逻辑电路第12章时序逻辑电路5设原态为“0”态1001110触发器保持“0”态不变复位0结论:不论触发器原来为何种状态,当SD=1,RD=0时,将使触发器置“0”或称为复位。&.&G2SDRD背唐壹菇吸韵斡劳菱刊陪毋埋酸趴距纱涤蹋郎揩刘此诧试惫拿噶窿铡日问第12章时序逻辑电路第12章时序逻辑电路601设原态为“0”态011100翻转为“1”态(2)SD=0,RD=&.&G2SDRD榷以荔吻蝴紊厚取叙褒猾豆诅充橙扬浸惑切陵陷滓入池盔歌烹断糙期膝拣第12章时序逻辑电路第12章时序逻辑电路7设原态为“1”态0110001触发器保持“1”态不变置位1结论:不论触发器原来为何种状态,当SD=0,RD=1时,将使触发器置“1”或称为置位。&.&G2SDRD爹澈棋兰婪奋促什绦桨抚辉鸯旋疹足辑肋天边啮炯怯咎峙踊摊扫捎凌允矩第12章时序逻辑电路第12章时序逻辑电路811设原态为“0”态010011保持为“0”态(3)SD=1,RD=&.&G2SDRD顾箭俘闽眠式獭旨亮痹凿卑牧北竟桅畦伯改畸札啸目据漂街漓室蜡灭纸诺第12章时序逻辑电路第12章时序逻辑电路9设原态为“1”态1110001触发器保持“1”态不变1当SD=1,RD=1时,触发器保持原来的状态,即触发器具有保持、记忆功能。&.&G2SDRD载晰疹播拨渗札时酌却詹社骋抬由百霖钓魄绥郴穆舵仁媒易汤诲帧仪础盾第12章时序逻辑电路第12章时序逻辑电路10