文档介绍:摘要论文题目:基于虲控制器的舷低成杓学科专业:计算机应用技术学位申请人:梁利倩指导教师:赵梗明在嵌入式系统快速发展的今天,小型智能的嵌入式设备已经逐步渗透到工业控制、大众生活娱乐、医疗和军事等社会领域的各个方面。而嵌入式系统是基于大规模集成电路技术发展的基础上,它必须以、雀咝阅艽砥魑R托。当前嵌入式系统开发,尤其是对国内的设计者来说,嵌入式系统的设计方法还是主要停留在板级电子系统设计方法的层次。随着近几年以超深亚微米工艺和知识产权核复用技术为支撑,片上系统囊爰唇ǖ贾虑度胧较低车纳杓品椒变革。本设计针对在汽车电子和工控领域广泛流行的芟呖刂粕璞福斜鹩谝话刂破辗⑵鞯陌寮兜缱由璞肛⒎⒎椒ǎ葱绿岢霾⑹迪至思蒑和榭刂破鞯腟片上系统设计,将其命名为。本设计难点在于:架构上要实现在一块芯片系统内包含籦耐被挂<嫒軨总线控制器以及他们之间的互连;功能上通过总线实现微处理器控制和ㄑ兜墓δ堋2用硬件描述语言对舷低辰猩杓疲肣¨集成丌发环境对设计文档进行编译,管脚分配,配置下载,仿真调试,改进了静态时序分析方法并针对本设计在陆辛耸毙蛟际挠呕渲茫檬挛窦堆橹し椒ㄑ设计韵殖】杀喑堂耪罅蠧系列J笛槠教ǎ在仿真环境和分析仪中验证其系统功能。经验证本系统能实现芟呖刂葡低车腷蚿两种模式通讯控制功能。由于目标是低功耗的舷低成杓疲畲罂赡艿丶跎偎玫钠件,体积小、功耗低是本设计的最大优势,特别适用于对嵌入式系统体积空间有限制的工业环境。布局布线时最小化了导线的传输延迟,有更好的疎效果。用硬件实现湫椋蚧瞬糠滞ㄑ缎榈娜砑喑蹋跚崃薈的负担,从而实上海师范大学硕士学位论文
时性更强。由于采用片内设计,相较于板级系统,在体积上大大减小,布线延迟数量级递减,静态功耗由板级功耗降低为酒摹U舛杂诟咝阅艿腃总线通讯嵌入式系统发展提供了质的飞跃。关键词:嵌入式系统,片上系统,.刂破鳎殖】杀喑堂耪罅校蔡毙蚍析,测试平台上海师范大学硕士学位论文摘要
㈣洲⋯、/、.,上海师范人学硕十学位论文—甅,,琺,.,珼,甌,.—.甀籦、甌,.·—,,瑂猵,.瓾一川
上海师范大学硕士学位论文..:,珻,,琓瑃.,.
目录课题研究背景⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯舷低逞芯肯肿础芟呒际跹芯肯肿础课题的研究目标及主要内容⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.舷低晨7⒓⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯的总体架构设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯的系统级设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯腗部分渡杓啤指令系统设计实现⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..寻址模式实现⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一中断处理模块设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯上海师范火学硕宦畚摘亨兽⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..目乏⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.第一章绪论⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。第二章疌总线技术综述和系统总体设计方案⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯第三章片上系统的晗干杓啤第四章的刂破髂?樯杓啤⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.
.⑺椭∽???设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..槭章瞬ㄆ髂????畍杓啤腞级电路综合布线图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯时序分析的基本概念⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。氖毙蚍治龊陀呕舷低吵S玫姆抡娴姆椒ā的仿真和验证⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.的测试方法的选择⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...馐云教ǔ绦虻纳杓品椒ê湍谌荨腡具体分析⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯运行测试平台操作流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.第六章基于腗低撤抡嫜橹ぁ第七章结论与展望⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一致谢⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯