1 / 8
文档名称:

秒脉冲发生器.doc

格式:doc   大小:252KB   页数:8页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

秒脉冲发生器.doc

上传人:2072510724 2019/6/12 文件大小:252 KB

下载得到文件列表

秒脉冲发生器.doc

相关文档

文档介绍

文档介绍:设计题目:秒脉冲发生器的设计设计小组:,其中100HZ时钟产生电路主要由555定时器组成的时钟电路,主要用来产生100HZ的脉冲信号;分频电路主要由74LS192组成的100进制计数器电路,主要用于将100HZ脉冲信号分成1HZ脉冲信号。该方案通过了Multisim软件仿真,并得到了1HZ的脉冲信号,基本实现了工程训练的要求。: 555的8脚是集成电路工作电压输入端,电压为5~18V,表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,/3上;下比较器A2接在R2与R3之间,/3上。 1脚为地。2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平; 2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,/3,此时3脚输出高电平。6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入/3,称高触发端,3脚输出低电平,但有一个先决条件,/3时才有效。,输出电流最大可打200mA。 4脚是复位端,,不管2、6脚状态如何,输出端3脚都输出低电平。 5脚是控制端。 7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。、电阻、电容组成的,电路的设计及其工作波形见图3。接通电源后,通过R1和R2对电容C充电,当Uc<1/时,振荡器输出Vo=1,放电管截止。当Uc充电到≥2/3VDD后,振荡器输出Vo翻转成0,此时放电管导通,使放电端(DIS)接地,电容C通过R2对地放电,使Uc下降。当Uc下降到≤1/后,振荡器输出Vo又翻转成1,此时放电管又截止,使放电端(DIS)不接地,通过R1和R2又对电容C充电,又使Uc从1/上升到2/,触发器又发生翻转,如此周而复始,从而在输出端Vo得到连续变化的振荡脉冲波形。脉冲宽度TL≈,由电容C放电时间决定;TH=(R1+R2)C,由电容C充电时间决定,脉冲周期T≈TH+TL。:74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示:图774LS192的引脚排列及逻辑符号    (a)引脚排列