1 / 5
文档名称:

基于FPGA 的高速数据采集系统设计与实现.pdf

格式:pdf   页数:5
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

基于FPGA 的高速数据采集系统设计与实现.pdf

上传人:sdhdjhty 2014/1/18 文件大小:0 KB

下载得到文件列表

基于FPGA 的高速数据采集系统设计与实现.pdf

文档介绍

文档介绍:计算机工程 2011 年 10 月
第 37 卷第 19 期
October 2011
Engineering

···工程应用技术与实现·工程应用技术与实现··· 文章编号:::1000 ———3428(2011)19 ———0221 ———03 文献标识码:::A 中图分类号:::TP39

基于 FPGA 的高速数据采集系统设计与实现
邵邵邵磊磊磊,磊,,,倪倪倪倪明明明
(中国电子科技集团公司第三十二研究所,上海 200233)
摘摘摘要要要:要:::设计一种基于现场可编程门阵列(FPGA) 的高速数据采集系统,将 AT84AD001B 高速 A/D 转换器与 Stratix II 系列的 FPGA 作为数
据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试。结果表明,该系统可实现采样率为 1 GS/s 的双通道和采样率
为 2 GS/s 的单通道交替并行数据采集性能,以及带宽达到 200 MHz 、放大倍数达到 5 倍的前端模拟信号调理性能,具有模块化、坚固性、
可靠性和可扩展性等特点。
关键词:::现场可编程门阵列: ;高速数据采集;高速 A/D ;模拟信号调理
Design and Implementation of High Speed Data Acquisition System
Based on FPGA
SHAO Lei, NI Ming
(The 32nd Research Institute of China Electronics Technology Group Corporation, Shanghai 200233, China)
【【【Abstract 】】】This paper designs a high speed data acquisition system based on Field Programmable Gate Array(FPGA). It makes AT84AD001B
high-speed A/D converter and Stratix II series of FPGA as data collection and processing main body, and goes on performance index test on
Compact ponent Interconnect(cPCI). Result shows that the sampling rate is 1 GS/s dual channel and sampling rate is 2 GS/s single
channel alternate parallel data acquisition performance, front analog signal conditioning performance for 200 MHz bandwidth, 5 times
magnification. It has the characteristics of modularization, sturdiness, high reliabili