1 / 38
文档名称:

基于fpga的数字秒表的设计说明书.doc

格式:doc   大小:565KB   页数:38页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

基于fpga的数字秒表的设计说明书.doc

上传人:wxnt86 2019/7/10 文件大小:565 KB

下载得到文件列表

基于fpga的数字秒表的设计说明书.doc

文档介绍

文档介绍:本科毕业论文(设计)题目基于FPGA的数字秒表的设计学生姓名庞建铿学号2008110241系名物理与电子信息工程系专业年级2008级(1)班指导教师许发翔职称助教单位百色学院辅导教师职称单位完成日期2012年05月20日目录百色学院本科毕业论文(设计)任务书 I百色学院本科毕业论文(设计)开题报告 II百色学院本科毕业论文(设计)中期自查表 V摘要 1关键字 1Abstract 1第一章绪论 ——VHDL 5第二章设计思想与方法论证 :采用74LS163和CD4046设计秒表 :基于单片机的数字秒表的设计 :基于FPGA的数字秒表的设计 7第三章系统设计 13第四章硬件模块介绍 15第五章硬件调试 20结论 21致谢 22参考文献 23附录一:数字秒表实物图 24附录二:数字秒表源程序 25百色学院本科毕业论文(设计)诚信保证书 30百色学院本科毕业论文(设计)(设计)主要内容或主要技术指标本题目要求学生使用FPGA芯片设计的数字秒表。FPGA是一种新兴的高密度大规模可编程逻辑器件,它具有门阵列的高密度和PLD器件的灵活性和易用性,目前已成为一类主要的可编程器件。FPGA器件作为系统控制的核心,其灵活的现场可更改性,可再配置能力,对系统的各种改进非常方便,在不更改硬件电路的基础上还可以进一步提高系统的性能。基本要求:在PC机上以QuartusII软件为设计平台,运用VHDL硬件描述语言在实验开发板上实现秒表的整体设计。~12小时,首先需要获得一个比较精确的计时基准信号,这里是周期为1/10s的计时脉冲。其次,除了对每一计数器需设置清零信号输入外,还需在6个计数器设置时钟使能信号,即计时允许信号,以便作为秒表的计时起停控制开关。因此秒表可由1个分频器、4个十进制计数器(1/10秒、1秒、1分、1时)以及3个六进制计数器(10秒、10分、10时)组成,(注意:制作实物,元件费及论文打印费个人自理)(设计)基本要求(1)认真做好文献查阅工作;(2)认真学****相关电子设计软件,并熟练操作;(3)文章应用多用图形、图表、公式、数据、过程等来体现内容;(4)认真撰写论文。要按学科标准和论文写作要求规范地撰写论文,要独立自主的完成,坚决杜绝弄虚作假、抄袭剽窃等现象;(5)认真填写《百色学院本科毕业论文(论文)进展情况记录表(学生用)》、《百色学院本科毕业论文(设计)中期自查表(学生用)》、《百色学院本科毕业论文(设计)答辩提纲(学生用)》等文件。(设计)进度安排(1)2011年12月下旬:做好课题调研工作,查阅相关文献,初步制定实验方案,撰写开题报告,进行开题答辩;(2)2012-01至2012-03实验阶段。围绕所研究课题,对实验方案进行论证和修改,进行实验,并于3月底撰写出毕业论文初稿。(3)2012-4至2012-05补充必要的实验,对论文进行修改。(4)2012-05至2012-06修改论文,答辩。答辩后根据答辩专家组意见再修改,提交最终版。指导教师签名:许发翔2011年12月12日百色学院本科毕业论文(设计)开题报告学号2008110241学生姓名庞建铿系名物理与电信工程系专业年级电子信息工程08级指导教师许发翔职称助教论文(设计)题目基于FPGA的数字秒表的设计一、本论题课题背景及研究意义:课题背景:当前电子系统的设计正朝着速度快,容量大,体积小,质量轻,用电省的方向发展。推动该潮流迅速发展的决定性因素就是使用了现代化的EDA设计工具。EDA是电子设计自动化(