1 / 9
文档名称:

四人智力竞赛抢答器课程设计报告.doc

格式:doc   大小:320KB   页数:9页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

四人智力竞赛抢答器课程设计报告.doc

上传人:wxnt86 2019/7/10 文件大小:320 KB

下载得到文件列表

四人智力竞赛抢答器课程设计报告.doc

文档介绍

文档介绍:设计题目四人电子抢答器二、(1) 抢答器同时供4名选手比赛,分别用4个按钮key5 ~ key8表示。(2) 设置一个系统重置和抢答控制开关start(key1),该开关由主持人控制。(3) 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,扬声器发出声响提示,并在数码管上显示选手号码。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。(1) 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(30秒)。当主持人启动"开始"键后,定时器进行减计时。(2) 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。(3)在设定的抢答时间内如果定时时间已到,无人抢答,本次抢答无效,(1) 抢答器具有自动计时功能,当有选手抢答答题时间(10秒)自动开始。(2) 报警电路设计:当答题时间和抢答时间将到或结束(还剩3秒时)发出蜂鸣声结束答题。(3)每个选手有一个记分板,答对题目可以由主持人控制start键给予加分。每加一分响一次。(4)长按start可以自动准备计时和系统清零,短按开始计时和暂停。三、原理电路设计:1、方案抢答电路:使用74175作为锁存电路,当有人抢答时,利用锁存器的输出信号号将时钟脉冲置零,74175立即被锁存,同时蜂鸣器鸣叫1s,这时抢答无效,使用74148作为编码器,对输入的型号进行编码。输出在共阳数码管显示主持人电路:(1)利用2个74168计数器作为倒计时的芯片,当主持人按下抢答按钮时,2个74168被置29,同时将开始倒计时。假如在30秒内有人抢答,则计数器停止倒计时,将锁存器锁存,禁止选手抢答,蜂鸣器鸣叫一秒,停止倒计时。(2)利用4个74160分别控制4位选手的得分,分别显示在4个共阳数码管。每得1分响一下(3)start键输出后分为两路,一路是进入key模块,一路控制30秒倒计时。其中为了区分重置计时电路和暂停计时电路。根据线路的特点,一个接到T触发器进行短按控制,一个只接到除颤电路通过100hz的控制进行长按控制。显示电路和分频电路上课老师讲的很具体明了就不一一详叙。2、单元电路设计(1)、锁存器电路的设计锁存器电路采用以74175为中心的锁存器系统,当4个抢答输入端中出现低电平输入时信号时,锁存器立即锁存,禁止抢答,其原本为4个高电平的输出端也变成3高一低,可以利用一个4输入与非门将其与非,再接一个非门后,可以与74175的时钟信号相与非,使得CLK端的输入信号为底电平,从而阻止其余选手的抢答,从而达到锁存的目的74175的真值表如下:锁存器的单元电路设计如下:(2)、编码器电路的设计编码器采样74148作为编码芯片,将输入的信号进行编码,然后输出2二进制码,由于74175为优先编码其,故需要将其未用到的高优先级的端和74175的输出的4与非端进行连接,避免在无人抢答时输出型号。74ls148的真值表如右图:编码器电路如下:(4)、,分别并将其输入端置2和9,clk信号输入端采样1hz的信号输入。同时可以使长按重置,短按暂停和开始。主要是通过key板块的T触发器完成的。倒计时单元电路如下: