1 / 78
文档名称:

SoC设计平台片上总线及测试技术研究.pdf

格式:pdf   页数:78
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

SoC设计平台片上总线及测试技术研究.pdf

上传人:Horange 2014/1/26 文件大小:0 KB

下载得到文件列表

SoC设计平台片上总线及测试技术研究.pdf

文档介绍

文档介绍:合肥工业大学
硕士学位论文
SoC设计平台片上总线及测试技术研究
姓名:付昱
申请学位级别:硕士
专业:计算机软件与理论
指导教师:高明伦
20050401
杓破教ㄆ献芟呒安馐约际跹芯摘要砗艘灰籋;诟萌砗颂氐闵杓瞥銎献芟撸搭建教āT诖嘶∩涎芯科渲幸桓鯥?橐灰籎?榧跋喙赜τ谩基于重用的杓萍际醯挠τ煤屯乒悴唤隹梢约ù蟮慕档驼鱿低车片上互连通讯与馐允瞧渲辛较罟丶际酢R环矫妫献芟呤悄壳广泛应用的核互连方案,基于总线的片上通讯设计在杓萍际踔姓加重要地位。另一方面,随着芯片的日益复杂,使得对芯片的测试越来越困难,所以在芯片早期设计阶段,加入可测试结构就变的比较重要。基于边界扫描的术。所使用的处理器核是合肥工业大学微电子设计研究所自主知识产籗平台的片上总线结构及总线协议研究位教ǖ腏?樽芴褰峁股杓疲数据选择模块和设各识别寄存器模块;本论文完成了籗平台片上总线结构的设计和模块设计和实现,并研究了模块的多种应用,为教ㄉ杓坪捅呓缟杓际醯难芯坑胗关键词:片上总线,可测性设计,边界扫描,开发费用,缩短产品面市时间,还能在原有芯片的基础上增加更多功能,从而提高设计效率,促进整个集成电路的发展。如今,际跻丫晌<傻缏主流技术之一。馐约际跻灿薪衔3墒斓难芯俊本文以籗平台为载体,研究钠献芟呒际跻约氨呓缟杓权的籖完成的工作包括:甁?楦髯幽?榈纳杓疲↗诵哪?椤⒅噶罴拇嫫髂?椤没诜抡娴墓δ苎橹し椒ǎ瓿啥訨?榈腞级验证。产业用积累了经验。.曜迹谙呖杀喑
—.甀;,,..,.瑆琲甌.,.甌瓺,:.
倒妒孙一亿一哮回电鳅鬃固钙习萄院藏笨铷嘭岔雾衣放主跸蛲蟹乇鹱未刁冢豸星镪霉程怖习合肥工业大学答辩委员会签名:ぷ鞯ノ弧⒅俺委员:导师:主席:/木论文经答辩委员会全体委员审查,确认符合合肥工业大学硕十学位论文质量要求。
藏一犯一签字目瓣:瓣孛月D矗芎莹学位论文佧者签字:硒殳学位论文雩繁系ゴ溃耗已图D涎醵学位论文舨投使趱授权书独倒性声明髂字日::湍阥月日也不包含鸯较褥叁兰鍪塞囊本学值论文作者完全了解金起王、业塞鬃有关保留、使用学位论文的规定,有权保留并向国家有芙部门溅机构送交论文的复印件和磁盘,允许论文被蠢阅或借阅。本人授权盒殿王些盔本人声明所呈交的学位论文是本人在导师指导械难芯抗ぷ骷叭〉玫难芯砍晒>菸宜知,除了文中特别加以标志和致谢的地方外,论文中不包含其他人已经发裁戏撰写过的研究成果,或冀德教育提稳兹学像躐诞书面使翊遭瓣孝喜辩。与我~两王传淄径员狙芯克龅娜魏喂嵯拙言诼畚闹凶髁嗣魅返乃得鞑⒈硎拘灰狻桃慌越实侣畚能踩渴坡畚捏佳扃嗜攵竟刎痪萋侗苊辜焖鳎圆沙嵊坝⑺跤〈魃捕等复制手段保存、祀编学位论文。C艿难宦畚脑诮饷芎笫视帽臼谌ㄊ导帮簿名:通讯地址:电话学位论文者豁名唬邮编’
致谢本论文是在导师高明伦教授的悉心指导下究成的。商老师不仅学识渊博、治学严谨,而氨诚恿待人、诲入不倦。高老筛宽广的知识面、活跃的聪维、对科学的浓黪兴趣、对学科教滚亥鲜丁Ⅶ锊调跎钊肜斫饣嫖宜芟铝恕豢濠刻的印象。商老膊平易近人的工作作风和甘为人梯的崇高品德是我永远学习的楷模。由衷感谢商老师的培养、支持和无私的教诲昀矗私:昀鲜Χ晕业学习、科研、二【乍詝】生浠都给予了精心豹指导和充分豹关心,在魏表示衷心酶感谢杜高明博士在科研、项目工作和论文写作上给予的无私帮助和热情指导,使我能够厕满究成科研项目并顺和完成论文写作。懑谢张珍、刘凌稳、马友花、张蠡籍、齐海薅、张德云、寅志文、秘时东、扬羽在论文写俸期间的关心和磬助。感谢胡永华老师、李丽老师、王锐老师、邓红辉老师、张多利博士、程作缮落合肥工建大学徽电子设诗研究掰豹转徽老掺和戡楚葵在生活翻工幸箬中感谢合肥工业大学徽电子设计研究所全体同仁在我研究生学习期间给予我感落我豹父母耧亲人多年来款培养、裁韵、关心翻支持。感谢文中引用过文献的所有作者们,感谢所有关心、支持和帮助过我的老年掠韫ご罂萍悸感澎仁博士的关心和帮助。给予我的帮助。的帮助和支持。邶、刚学和朋友们。付墨
第一章绪论攀当集成规模发展到可以将整个数字计算机系统廉成到一块芯片上时,鱿至耍琒通常指在单一芯片上实现的数字计算机系统。等计肄机系统的基本部件:软件部分主要撩操作系统,如可以包括重要的应用软件杓萍际跏加蛹甏衅冢孀虐氲继骞ひ胀妒醯姆⒄梗琁向熙成系统转变的大方向下产生的。年发布的系统美粗谱骱秤和亩ㄖ莆⒋⋯狡和年致了它具有比较复杂的结构,如果是从头开始完成蕊片设计,显然将花费大爨懿久力穆力。受癸,鬟在毫予产晶豹垒念鬻歪在不羧缭短,这要袋葱片懿没谤口』’以存更短的周期内完成。为了加快酒杓频乃俣龋嗣墙延械腎电路以模块的形式,在酒杓浦械蛴茫佣蚧酒纳杓疲醵躺杓时阅,提高设计效率。这些可以被重复偻蠲的模块藏日覫?或者簌统宏誓元、芯拔、虚攘器伟。模块是经过预先设计、预先验证,舆有相对独立的功能,接口