1 / 12
文档名称:

计算机组成原理练习题.doc

格式:doc   大小:76KB   页数:12页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

计算机组成原理练习题.doc

上传人:yzhlyb 2019/9/2 文件大小:76 KB

下载得到文件列表

计算机组成原理练习题.doc

文档介绍

文档介绍:计算机组成原理练****题计算机组成原理练****题一、名词解释(每小题2分,共8分)1、指令周期2、微周期3、SIMD4、中断二、选择题(每小题2分,共20分)1、可编程逻辑阵列PLA的“与”阵列、“或”阵列的情况———。(A)与阵列可编程,或阵列是用户不可编程的;(B)与阵列不可编程,或阵列是用户可编程的;(C)与阵列、或阵列是用户都不可编程的;(D)与阵列、或阵列是用户都可编程的。2、四片74181和一片74182器件相配合,具有如下进位传递功能———。(A)逐级进位(B)组内超前进位,组间超前进位(C)组内超前进位,组间逐级进位(D)组内逐级进位,组间超前进位3、某机字长32位,采用定点补码小数表示,符号位1位,尾数31位,则可表示的最大正小数为———,最小负小数为———。(A)-1(B)-(1-2–31)(C)+(1-2-32)(D)+(1-2-31)4、IEEE754标准规定的32位浮点数格式中,符号位1位,阶码8位,尾数23位,则它所表示的最大规格化正数为———。(A)(1-2-23)*2+127(B)(1-2-22)*2+127(C)(1-2-24)*2+256(D)(1-2-23)*2+2565、在定点二进制运算器中,减法运算一般通过———来实现。(A)原码运算的二进制减法器(B)补码运算的二进制减法器(C)补码运算的十进制加法器(D)补码运算的二进制加法器6、转移类指令的功能是———。(A)进行算术和逻辑运算(B)进行主存与CPU间的数据传递(C)进行CPU和I/O设备间的数据传递(D)改变程序执行的顺序7、下面关于RISC技术的描述中,正确的是———。(A)采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况(B)为了实现兼容,所设计的RISC是从原来的CISC系统的指令系统中挑选一部分实现的。(C)RISC的主要目标是减少指令数(D)RISC设有乘、除法指令和浮点运算指令8、周期窃取方式适用于———方式的输入/输出中(A)DMA(B)中断(C)程序传送(D)通道9、,每个扇区存储的固定数据为_______。(A),1024B(B),512B(C),512B(D)2MB,1024B10、主存储器是计算机系统中的记忆部件,它主要用来———。(A)存取数据(B)存放程序(C)存放微程序(D)存放程序和数据三、填空题(每空1分,共15分)1、用四片74181和一片74182能组成_______位快速ALU。2、微机A和B是采用不同主频的CPU芯片,片内逻辑电路完全相同。若A机的CPU主频为8MHZ,B机为12MHZ,则A机的CPU主振周期为______us,,那么A机的平均指令周期为________us,B机的平均指令执行为_______MIPS。3、微指令的格式大体分为两类,一类是________型微指令,另一类是_______型微指令。4、假设主存容量为2MB,虚存容量为1GB(230B),则虚拟地址有____位,物理地址有_____位,若页面大小为8KB,页表长度为_________。5、虚拟存储管理方式有________、_______和_______管理方式。6、DMA的数据传送过程分为三个阶段,分别为________、__________和_________。四、判断题(每小题2分,共12分)1、指令的长度一定与机器的字长相等。()2、浮点运算指令对用于科学计算的计算机是很必要的,可以提高机器的运算速度。()3、兼容机之间指令系统是相同的,但硬件的实现方法可以不同。()4、在计算机的指令系统中,真正必须的指令数是不多的,其余的指令都是为了提高机器速度和便于编程而引入的。()5、形成控制不同微操作序列的时序控制信号的方法称之为控制器的控制方式。()6、Cache字块替换时,使用FIFO替换算法一般比LRU替换算法的命中率要高()五、计算题(共25分)1、已知X=,Y=-,利用补码一位除法(加减交替法)计算[X/Y]补。(要求写出运算过程)。(7分)2、一磁带机有9个磁道,带长700m,带速2m/s,每个数据块1KB,块间间隔14mm,若数据传输率为128KB/s,试求:(1)记录位密度。(2)若带首尾各空2m,求此带最大有效存储容量。(6分)3、若CRT显示器可显示256种字符,每帧显示80×25,每个字符采用7×8点阵,帧频为50HZ,采取逐行扫描方式,试问:(1)显示缓存容量多大?(2)字符发生器(ROM)容量多大?(6分)4、设某流水线计算机采用哈佛结构(分开的指令Cache和数据Cache),已知Cache的读写时间为10ns,主存的读写时间为100n