1 / 122
文档名称:

数字电路-时序电路-课件(PPT).ppt

格式:ppt   页数:122页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电路-时序电路-课件(PPT).ppt

上传人:1259812044 2015/12/26 文件大小:0 KB

下载得到文件列表

数字电路-时序电路-课件(PPT).ppt

相关文档

文档介绍

文档介绍:第21章触发器和时序逻辑电路
双稳态触发器
寄存器
计数器
555定时器及其应用
应用举例
本章要求
1. 掌握 R-S、J-K、D 触发器的逻辑功能及
不同结构触发器的动作特点。
2. 掌握寄存器、移位寄存器、二进制计数器、
十进制计数器的逻辑功能,会分析时序逻辑
电路。
3. 学会使用本章所介绍的各种集成电路。
4. 了解集成定时器及由它组成的单稳态触发器
和多谐振荡器的工作原理。
第21章触发器和时序逻辑电路
电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。
时序逻辑电路的特点:
下面介绍双稳态触发器,它是构成时序电路的基本逻辑单元。
双稳态触发器
主从J-K 触发器
维持阻塞D 触发器
触发器逻辑功能转换
R-S 触发器
双稳态触发器
特点:
1、有两个稳定状态“0”态和“1”态;
2、能根据输入信号将触发器置成“0”或“1”态;
3、输入信号消失后,被置成的“0”或“1”态能
保存下来,即具有记忆功能。
双稳态触发器:
是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。
R-S 触发器
两互补输出端
1. 基本 R-S 触发器
两输入端
&
Q
Q
.
G1
&
.
G2
SD
RD
正常情况下,
两输出端的状态
保持相反。通常
以Q端的逻辑电
平表示触发器的
状态,即Q=1,
Q=0时,称为“1”
态;反之为“0”
态。
反馈线
触发器输出与输入的逻辑关系
1
0
0
1
设触发器原态为“1”态。
翻转为“0”态
(1) SD=1,RD = 0
1
0
1
0
Q
Q
.
G1
&
.
&
G2
SD
RD
设原态为“0”态
1
0
0
1
1
1
0
触发器保持“0”态不变
复位
0
结论: 不论
触发器原来
为何种状态,
当 SD=1,
RD=0时,
将使触发器
置“0”或称
为复位。
Q
Q
.
G1
&
.
&
G2
SD
RD
0
1
设原态为“0”态
0
1
1
1
0
0
翻转为“1”态
(2) SD=0,RD = 1
Q
Q
.
G1
&
.
&
G2
SD
RD
设原态为“1”态
0
1
1
0
0
0
1
触发器保持“1”态不变
置位
1
结论: 不论
触发器原来
为何种状态,
当 SD=0,
RD=1时,
将使触发器
置“1”或称
为置位。
Q
Q
.
G1
&
.
&
G2
SD
RD