文档介绍:数电复习题
( )。
(a) F=AB (b) F=A+B
(c) F= (d) F=AB+
A,B 的波形如图所示, 分析当输出 F 为“1”时刻应是( )。
(a) “t1”(b) “t2” (c) “t3”
A,B 的波形如图所示, 分析在 t1 时刻输出 F 为( )。
(a) “1”(b) “0” (c) 不定
A,B 的波形如图所示, 分析当输出F 为“0”的时刻应是( )。
(a) t1 (b) t2 (c) t3
A,B 的波形如图所示, 分析当输出F 为“1”的时刻应是( )。
(a) t1 (b) t2 (c) t3
,满足F=“1”的条件是( )。
(a) ABCD = 0100 (b) ABCD =1011 (c) ABCD =1100
相应的十进制数是( )。
(a) 102 (b) 66 (c) 54
相应的二进制数是( )。
(a) 10001000 (b) 10001010 (c) 10000010
,并说出它们的名称。
,其输入变量为A,B,C,输出为F,试写出F的逻辑式。
A
F
A
F
0
0
0
0
1
1
0
1
0
0
1
1
1
0
0
1
0
1
0
1
1
1
0
1
0
1
1
1
1
1
1
1
,试分别画出输出F1,F2的波形。
与非门的扇出系数是( )。
(a) 输出端允许驱动各类型门电路的最大数目
(b) 输出端允许驱动同类型门电路的最小数目
(c) 输出端允许驱动同类型门电路的最大数目
,输入 A=“1”,B=“1”,C=“1”,则输出 F1 和 F2 分别为( )。
(a) (b)
(c) (d)
+BC+CA 的“与非”逻辑式为( )。
(a) (b) (c)
( )。
(a) (b) (c) AB+C
16. 图示逻辑电路的逻辑式为( )。
(a) AB+C (b) A+BC (c) A(B+C)
,分别写出两图的逻辑式。
, 写出逻辑式并化简之。
,B,C 的波形如图所示, 试画出输出F 的波形, 并写出逻辑式。
,写出逻辑式, 并用“与非”门实现之, 写出其“与非”逻辑式, 画出逻辑图。
A 和 B 同为“1”或同为“0”时, 输出为“1”。当 A 和 B 状态不同时, 输出为“0”,试列出状态表并写出相应的逻辑式, 用“与非”门实现之, 画出其逻辑图。
,, 及输出F的波形如图所示, 试写出逻辑状态表, 写出逻辑式, 画出逻辑图。
, 全加器为( )。
( )。
(a) 把某种二进制代码转换成某种输出状态
(b) 把某种状态转换成相应的二进制代码
(c) 把十进制数转换成二进制数
25. 逻辑状态表如下所示, 指出能实现该功能的逻辑部件是( )。
(a) 十进制译码器(b) 二进制译码器(c) 二进制编码器
输
入
输
出
B
A
Y0
Y1
Y2
Y3
0
0
1
0
0
0
0
1
0
1
0
0
1
0
0
0
1
0
1
1
0
0
0
1
, 指出能实现该功能的逻辑部件是( )。
(a) 二进制译码器(b) 十进制编码器(c) 二进制编码器
输
输
出
入
B
A
0
0
0
1
1
0
1
1
( ) 。
(a) 把某种二进制代码转换成某种输出状态
(b) 将某种状态转换成相应的二进制代码
(c) 把二进制数转换成十进制数
(X,Y,Z)=∑m(1,3,5,7)
Y=AB+BC+CA
:
、设计一个全加器。Ai、Bi、Ci-1分别表示被加