1 / 127
文档名称:

数字电路与系统设计课件4-课件(PPT).ppt

格式:ppt   页数:127页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电路与系统设计课件4-课件(PPT).ppt

上传人:3044324210 2015/12/28 文件大小:0 KB

下载得到文件列表

数字电路与系统设计课件4-课件(PPT).ppt

相关文档

文档介绍

文档介绍:第4章时序逻辑电路分析与设计
同步时序电路分析
触发器级同步时序电路设计
模块级同步时序电路设计
* 异步计数器分析与设计
同步时序电路分析
触发器级电路分析
要确定一个用触发器构成的同步时序电路的功能, 通常需要经过以下几个分析步骤: 
①根据给定电路写出输出方程组、激励方程组和次态方程组;
②根据上述三个方程组列出电路的状态表; 
③根据状态表画出电路的状态图, 必要时还可画出电路的工作波形; 
④根据状态图(或状态表、工作波形)确定电路的逻辑功
【例4 - 1】分析图4 - 1所示同步时序电路的功能,并画出电路的工作波形。
图 4 - 1 例4 - 1的电路
解输出方程组
激励方程组
将激励函数代入JK触发器的次态方程, 得次态方程组:
表4 - 1 例4 - 1状态表
图 4 - 2 例4 - 1的状态图
图 4 - 3 例4 - 3的电路工作波形
由状态图可见,当输入X=0时,电路始终处于保持状态; 当输入X=1时, 电路呈现出来一个CP脉冲状态加1的特点, 且当电路处于状态11(3)时,下一个CP 脉冲到来后状态变为00且产生Z=1输出, 为四进制加法计数。因此, 本电路为一个可控同步四进制加法计数器, X为控制端, Z为进位输出。当控制端X=0时,维持原态; X=1时, 进行四进制加法计数。
【例4 - 2】分析图4 - 4所示同步时序电路的功能, 并画出电路的工作波形。
图 4 - 4 例4 - 2的电路
解输出方程组
激励方程组:
次态方程组: