文档介绍:北京交通大学
硕士学位论文
基于FPGA的全数字扩频收发机的设计与实现
姓名:梅晓
申请学位级别:硕士
专业:通信与信息系统
指导教师:陶成
20070601
中文摘要摘要:软件无线电鱿低呈抢萌砑绞剑刂瓶杀喑逃布锤南低巢数,以便适应不同的需要。它有两个核心思想,首先是将数字化区域由接收机推广到发射机,并用数字方式实现了几乎全部的基带和中频系统。其次就是将信号处理部分,诸如:调制解调、上/下变频、滤波器设计等模块全部构建在硬件平台上用软件控制。而且随着可编程器件纾篎ⅰ疍等阅苌系姆伤偬嵘使以上这一切的实现变得更加便捷和简易,所以结合扩频设计技术,设计一款基本文将首先从扩频收发机的关键技术入手,着重介绍其理论依据。随后,基于这些理论知识以及部分专用直接序列扩频芯片的设计结构,如:,龋范吮纠┢凳辗⒒氖迪址桨福⒔岷媳痉桨柑氐闵杓屏艘惶淄整的硬件测试平台。它分为数字和模拟两部分,其中以和瓹等公司的多种芯片构建模拟部分的测试平台。而后,通过使用硬件描述语言对系统作了具体的软硬件实现。最后,针对系统的特点,利用实验室现有的测试仪器,制定出具体的测试方案,对所设计的系统进行了调试和性能检验,得到了宝贵的硬件调试经验和有用的测试结论,并在此基础上给出了一种基于技术的系统实现方案,以供参考。关键词:直接序列扩频;全数字收发机:软件无线电;分类号:于的全数字扩频收发机,便是本课题的主要研究目标。系列芯片作为数字部分的硬件载体。同时分别采用
‘.’畐:;篢.』亲裉秘健儡剁族士百籗;;△垒§鳌:篗篴:.,琓甀——.琽瓻琣。甌瑃..瑂瑆瓾瑆痙’,’
图表目录图砑尴叩缡辗⒒蛲肌图⑺投松杓品桨缚蛲肌图邮斩松杓品桨缚蛲迹图馕У缏飞杓瓶蛲肌科斯塔斯载波恢复环⋯⋯⋯.全数字采样定时环⋯⋯采样定时环路模块框图下计数过程关系图⋯⋯匹配滤波器⋯⋯⋯⋯⋯图籰喙胤?橥肌图,,卷积编码网格图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图乇纫肼搿璤⋯⋯⋯⋯⋯⋯⋯⋯⋯图籰发送端主要模块框图⋯⋯⋯⋯⋯⋯⋯⋯⋯。图扩频模块仿真图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。图抡嫱图嘞衣瞬ㄆ鞯钠涤蛳煊Α图邮斩酥饕D?橥肌图载波同步模块图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图ㄓ糜布朔ㄆ鳌图屯瞬ㄆ鞯钠涤蛳煊Α图二阶环路滤波器的拓扑结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图采样定时同步模块框图⋯⋯⋯图诓迓瞬ㄆ鳌图内插模块⋯.图内插滤波器后仿真结果⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图诓迓瞬ㄆ骺蛲肌图时序控制器后仿真结果⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯星座图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..峁雇肌⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯.
图邮战饫┠?榭蛲肌图痘裼敫俚ピ!图刺刺R仆肌图有限状态机仿真图⋯⋯⋯⋯⋯。图卷积编码器框图⋯⋯⋯⋯⋯⋯..图复位同步器⋯⋯⋯⋯⋯⋯⋯⋯。肼肫骺蛲肌图端口同步流程图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.加图处理单元结构框图⋯⋯⋯⋯⋯.图功能仿真图硬件测试平台⋯⋯⋯⋯⋯⋯。萄Э7濉功能模块图⋯⋯⋯⋯图数/模转换电路原理图⋯⋯⋯模/数转换电路原理图⋯⋯⋯.钠涤蛳煊Α逻辑供电与模拟供电⋯⋯⋯.图模拟示波器测试结果⋯⋯⋯图灯滓遣馐越峁基带图频谱仪测试结果衅敌藕⋯⋯⋯⋯⋯⋯⋯图籰邮盏腎。莶ㄐ巍图同步脉冲序列⋯⋯⋯⋯⋯⋯图馐越峁中频信号图存在载波频差时的误差信号交换架构⋯⋯⋯⋯⋯。系统⋯⋯⋯⋯⋯⋯⋯⋯..图基于的系统方案⋯⋯⋯.图环⒅〗峁埂图扩频收发机图慕推ヅ渎瞬ㄆ鳌肼肫髋渲猛肌图..⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯⋯....⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.....⋯..⋯⋯⋯⋯⋯⋯.......⋯........⋯..⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯.⋯⋯⋯.⋯..⋯⋯.⋯⋯⋯.......⋯..........⋯⋯⋯⋯⋯⋯⋯.⋯....⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯........⋯⋯⋯⋯..........⋯⋯.⋯⋯⋯⋯...⋯⋯..⋯.⋯.⋯⋯⋯⋯⋯⋯...⋯.⋯..
与现有方案之比较⋯⋯⋯⋯⋯⋯.低通滤波器参数表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。供电电压表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯基带输出模式测试条件⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯中频输出模式测试条件处理器系列⋯⋯⋯⋯⋯⋯⋯....⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯系统资源占用情况表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。丞窆逗盔堂亟±堂焦硷塞图塞目丞图表表卜时序分析路径类型触发沿与锁存沿建立时间检测。保持时间检测..基带部分油こ涛募差分编码表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯问怼升余弦滤波器参数表⋯⋯⋯⋯⋯⋯⋯⋯.性能对比表⋯⋯⋯⋯⋯⋯⋯