1 / 27
文档名称:

FPGA结课论文.doc

格式:doc   大小:76KB   页数:27页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

FPGA结课论文.doc

上传人:文库旗舰店 2019/10/10 文件大小:76 KB

下载得到文件列表

FPGA结课论文.doc

文档介绍

文档介绍:FPGA结课论文学院:信息工程学院班级:姓名:学号:指导教师:一、,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA采用了逻辑单元阵列LCA(ellArray)这样一个新概念,内部包括可配置逻辑模块CLB(ConfigurableLogicBlock)、输出输入模块IOB(InputOutputBlock)和内部连线(Interconnect)三个部分。FPGA的基本特点主要有:1)采用FPGA设计ASIC电路,用户不需要投片生产,就能得到合用的芯片。2)FPGA可做其它全定制或半定制ASIC电路的中试样片。3)FPGA内部有丰富的触发器和I/O引脚。4)FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。5)FPGA采用高速CHMOS工艺,功耗低,可以与CMOS、TTL电平兼容。可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最佳选择之一。(ellArray)这样一个概念,内部包括可配置逻辑模块CLB(ConfigurableLogicBlock)、输出输入模块IOB(InputOutputBlock)和内部连线(Interconnect)三个部分。现场可编程门阵列(FPGA)是可编程器件,与传统逻辑电路和门阵列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的结构。FPGA利用小型查找表(16×1RAM)来实现组合逻辑,每个查找表连接到一个D触发器的输入端,触发器再来驱动其他逻辑电路或驱动I/O,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到I/O模块。FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块之间或模块与I/O间的联接方式,并最终决定了FPGA所能实现的功能,FPGA允许无限次的编程。,已经远远超出了先前版本的基本性能,并且整合了常用功能(如RAM、时钟管理和DSP)的硬核(ASIC型)模块。如图1-1所示(注:图1-1只是一个示意图,实际上每一个系列的FPGA都有其相应的内部结构),FPGA芯片主要由7部分完成,分别为:可编程输入输出单元、基本可编程逻辑单元、完整的时钟管理、嵌入块式RAM、丰富的布线资源、内嵌的底层功能单元和内嵌专用硬件模块。图1-1FPGA芯片的内部结构图FPGA芯片的内部结构每个模块的功能如下:(IOB)可编程输入/输出单元简称I/O单元,是芯片与外界电路的接口部分,完成不同电气特性下对输入/输出信号的驱动与匹配要求,其示意结构如图1-2所示。FPGA内的I/O按组分类,每组都能够独立地支持不同的I/O标准。通过软件的灵活配置,可适配不同的电气标准与I/O物理特性,可以调整驱动电流的大小,可以改变上、下拉电阻。I/O口的频率也越来越高,一些高端的FPGA通过DDR寄存器技术可以支持高达2Gbps的数据速率。图1-2典型的IOB内部结构示意图典型的IOB内部结构示意图外部输入信号可以通过IOB模块的存储单元输入到FPGA的内部,也可以直接输入FPGA内部。当外部输入信号经过IOB模块的存储单元输入到FPGA内部时,其保持时间(HoldTime)的要求可以降低,通常默认为0。为了便于管理和适应多种电器标准,FPGA的IOB被划分为若干个组(bank),O决定,O,O可以不同。只有相同电气标准的端口才能连接在一起,VCCO电压相同是接口标准的基本条件。(CLB)CLB是FPGA内的基本逻辑单元。CLB的实际数量和特性会依器件的不同而不同,但是每个CLB都包含一个可配置开关矩阵,此矩阵由4或6个输入、一些选型电路(多路复用器等)和触发器组成。开关矩阵是高度灵活的,可以对其进行配置以便处理组合逻辑、移位寄存器或RAM。在Xilinx公司的FPGA器件中,CLB由多个(一般为4个或2个)相同的Slice和附加逻辑构成,如图1-3所示。每个CLB模块不仅可以用于实现组合逻辑、时序逻辑,还可以配置为分布式RAM和分布式ROM。(DCM)业内大多数FPGA均提供数字时钟管理(Xilinx的全部FPGA均具有这种特性)。Xilinx推出最先进的FPGA提供数字时钟管理和相位环路锁定。相位环路锁定能够提供精确的时钟综合,且能够

最近更新

2024年大学计算机基础考试题库含答案(精练).. 28页

2024年大学计算机基础考试题库及完整答案【全.. 27页

2024年大学计算机基础考试题库带答案(综合题.. 28页

汽车销售组织可行性报告 27页

水烟炭生产可行性报告 31页

2024年大学计算机基础考试题库(满分必刷) 27页

气排球协会可行性报告 31页

2024年大学计算机基础考试题库精品(夺冠系列.. 28页

欧冶炼金可行性报告 32页

2024年大学计算机基础考试题库含完整答案(夺.. 28页

校园门禁系统可行性报告 31页

2024年大学计算机基础考试题库(word) 27页

2024年大学计算机基础考试题库带答案(a卷) 27页

2024年房产代理委托书(11篇) 15页

《崇尚科学精神》课件 28页

最简单的可行性报告 35页

景观落地可行性分析报告 31页

易经办学可行性报告 30页

2024年户口迁移申请书(精选15篇) 9页

《沈阳大悦城》课件 24页

新建智能粮库可行性报告 32页

2024年大学计算机基础考试题库及参考答案【基.. 28页

教育机构办学可行性报告 33页

2024年大学计算机基础考试题库精品【易错题】.. 28页

拓展培训项目可行性报告 32页

投资生鲜超市的可行性报告 28页

2024年大学计算机基础考试题库附参考答案【a卷.. 28页

2024年大学计算机基础考试题库含完整答案【名.. 28页

2024年大学计算机基础考试题库200题(有一套).. 28页

2024西城初三一模数学试题(WORD版) 8页