文档介绍:FPGA应用Xilinx FPGA底层硬件开发底层硬件种类?全局时钟网络?PLL模块?DCM模块?块RAM资源?硬核乘法器?高速收发器?嵌入式处理器底层硬件使用?硬件原语:Device Primitive?菜单Edit->Language Templates?Verilog->Device Primitive Instantation->FPGA?IP Core?New Source?选择IP Coregen & Architecture Wizard?选择相应类型IP Core底层硬件?全局时钟网络?DLL模块?DCM模块?块RAM资源?硬核乘法器?高速收发器?嵌入式处理器时钟的时序特性?时钟偏移?时钟抖动:?时钟占空比失真?时钟建立、保持时间时钟偏移?时钟偏移(Skew):同一时钟到达两个不同寄存器之间的时间差?时钟偏移分正偏移、负偏移全局时钟?由专用的全局时钟管脚驱动单个全局时钟,由后者去控制设计中的每个触发器时钟设计原则?不采用门控时钟,组合逻辑只输出到触发器输入端;全局时钟全局时钟延迟锁相环全局时钟复用缓冲带时钟使能信号的全局缓冲全局缓冲差分全局时钟缓冲全局时钟缓冲BUFGDLLBUFGMUXBUFGPBUFGIBUFGDSIBUFG全局时钟实现