文档介绍:工式啦。甜硕士学位论文高性能时钟数据恢复电路的设计与实现研究生姓名:黄冲学科、专业:微电于学与固体电子学
密级:——编号:——:童旦塞盛鱼堕邀让生:黄学位授予单位及代码:篮壹堡王太堂竖学科专业名称及代码;熬血王堂当回佳鱼王堂申请学位级别:亟±指导教师:田量全塾攫疽嘉独分类号研究
摘要声特性、环路传输特性确定最优环路参数阻尼因子“突仿反,使系统输出抖速输出缓冲器,解决了涑鲂藕欧鹊偷奈侍狻实时通信、流媒体等的应用对传输速率和数据质量提出了苛刻的要求,这激发人们去设计更高性能的收发器接口电路。时钟数据恢复电路歉咝阅艽薪涌诘暮心电路,它的设计充满挑战。ü治龈鞲鲎幽?榈缏返脑动最小。全速率鉴频鉴相器降低了对系统时钟占空比的要求。对称负载结构的压控振荡器谧允视ζ玫缏返淖饔孟掠薪虾玫牡缭丛肷种谱饔茫跣∠低扯抖8本文中整体缏凡捎帽曜./数字工艺实现。电路工作在数据率,,整体电路的功耗为,版图面积为路性能满足设计要求。关键词:系统建模噪声特性锁相环全速率鉴频鉴相器对称负载压控振荡器
琖,篠..畉—】..·
指导导师签名:啦一型年三月型同年』月』日长春理工大学硕士学位论文原创性声明长春理工大学学位论文版权使用授权书本人郑重声明:所呈交的硕士学位论文,《高性能时钟数据恢复电路的设计与实现》是本人在指导教师的指导下,独立进行研究工作所取得的成果。除文中已经注明引用的内容外,本论文不包含任何其他个人或集体已经发表或撰写过的作品成果。对本文的研究做出重要贡献的个人和集体,均已在文中以明确方式标明。本人完全意识到本声明的法律结果由本人承担。本学位论文作者及指导教师完全了解“长春理工大学硕士学位论文版权使用规定”,同意长春理工大学保留并向中国科学信息研究所、中国优秀博硕士学位论文全文数据库和Ⅺ系列数据库及其它国家有关部门或机构送交学位论文位论文的全部或部分内容编入有关数据库进行检索,也可采用影印、缩印或扫描等复制手段保存和汇编学位论文。作者签名年弓月;的复印件和电子版,允许论文被查阅和借阅。本人授权长春理工大学可以将本学
第一章绪论培。上随着信息技术的不断发展,高密度计算、网络通信、密集图像处理、流媒体应用,海量数据传输等应用对带宽以及芯片间通讯速度的需求越来越高”’”。由于体系结构和半导体工艺的不断发展以及片上时钟频率的不断提高,处理器的速度在不断增长,然而受电路结构以及传输线和封装的限制,疧接口电路在速度以及功耗上的进展相对缓慢,己逐渐成为集成电路高速低功耗发展的瓶颈。这种趋势激励人们研究低成本,低功耗和高速集成接收器。在这种接收器中一个关键的任务就是恢复嵌入在不归零国际上研发出了多种高速传输协议,主要有述高速传输协议的数据带宽都高达数甚至十数。如此高速的数据传输,不仅需要合适的传输介质的支持,同时对信号完整性的要求也越来越高。传统的以为代表的并行总线传输协议共享物理总线结构,各数据线之间的时钟偏斜问题使得总线的时钟频率在现有的技术下已经难以有效的提升【薄总线从到姆⒄贡砻鳎车牟⑿写浼际跽瞬奖桓咚俅写浼际跛〈一个典型的蕊片间串行传输链路通常包括四个部分:发送嚣、传输线、接收器以在高速串行传输技术中,发送器将数字信号编码成不归零数据流并转换成表示不同信息的模拟符号,如高低两级电平或者更多级的电平癐,并按照传输协议的要求把惺萘髦械氖敝印为了提升芯片间的通信速度,解决疧带宽不足所带来的系统的性能瓶颈问题,”、厦时钟数据恢复电路。图隽艘桓龅湫偷牧绰方峁埂ぁ薄薄图串行链路结构示意图“ⅰ#ⅰ獭!ⅰ
国内外相关研究及进展它们送入传输线。在接收端,接收器将接收到的模拟信号放大,并通过高灵敏度的采样电路将模拟信号还原成数字信号。但由于发送方与接收方没有共享的时钟信号进行格式的数据流中恢复出时钟信号以实现同步操作,实现这一功能的电路就称为时钟数据恢复电路。设计实现高性能的收发器的鲋饕@丫图杏诟咚俑咝阅艿氖的同时工作,避免了状态切换,有利于改进系统的性能。,并且恢复出的并行数据是位同步的。输入凡⑿,富士通公司发布了一款豆裳峁沟氖敝邮莼指吹缏罚诘ネǖ朗在商业芯片中,时钟数据恢复电路一般都是集成在收发器中作为一个整体。在这数扼的同步,接收方在收到数据后,!俊魑W罹哂跋炝陀τ米罟愕母咚俅写湫议之一,开发符合其规范的物理层硬核具有广泛的应用前景,因此研究设计的时钟数掘恢复电路具有重大的研究价值和现实意义。对于时钟数据恢复的研究,总体来说国内起步较晚,国外的研究比较成熟。时钟数据恢复电路的系统结构