1 / 74
文档名称:

0.35um射频CMOS工艺压控振荡器和锁相环设计.pdf

格式:pdf   页数:74
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

0.35um射频CMOS工艺压控振荡器和锁相环设计.pdf

上传人:山吉 2014/3/3 文件大小:0 KB

下载得到文件列表

0.35um射频CMOS工艺压控振荡器和锁相环设计.pdf

文档介绍

文档介绍:天率大薯硕士学位论文学科专业:作者姓名:指导教师:天津大学研究生院年毛陆虹教授月王修远微电子学与国体电子学中国近代第一所大学
中文摘要关键词:锁相环是当今酒兄匾5淖槌刹糠种弧K孀潘嗷菲魅找婀惴旱糜用在通讯、微处理器系统中,对锁相环的性能和结构设计提出了更高要求。而锁相环设计难度较大,仿真验证所需时间较长,已经成为现在模拟设计中的一个难点之一。本文设计并研究了一个工作电压为ぷ鞣段~,步长,基于淦礐ひ账嗷返耐暾杓啤8蒙杓浦胁捎昧俗远ハ蛳的方法,对电荷泵锁相环电路从系统级开始研究,最终逐步过渡到版图的设计。首先,应用语言建立了锁相环系统行为级模型,对环路参数进行了优化。其次,在确定了模块的指标后,确定每个模块的电路结构,并对每一个模块进行了详细的设计与模拟。然后,将模块组合成为系统后,分析了系统在不同的工作情况下的运行状况,从模拟结果可以看出,各个模块以及整体锁相环电路的设计均达到了设计要求。仿真完成之后,根据电路的匹配要求仔细设计了芯片的版图,并最终在特许半导体公司流片。流片的部分测试结果表明测试的各模块正常工作,基本达到设计指标,有一定的使用价值。锁相环压控振荡器电荷泵
篜,’甒甀.,琺..、瓻疭甌瓼瓵,.,.甀,,,,
学位论文作者签名:。月狮签字日期:∥‘年独创性声明学位论文版权使用授权书口或撰写过的研究成果。也不包含为获得盘盗盘堂或其他教育机构的学位或证本学位论文作者完全了解鑫盗盘堂有关保留、使用学位论文的规定。特授权鑫盗盘堂可以将学位论文的全部或部分内容编入有关数据库进行检作魅返乃得鞑⒈硎玖诵灰狻本人声明所呈交的学位论文是本人在导师指导下进行的研究工作和取得的研究成果,除了文中特别加以标注和致谢之处外,论文中不包含其他人已经发表书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中索,并采用影印、缩印或扫描等复制手段保存、汇编以供查阅和借阅。同意学校向国家有关部门或机构送交论文的复印件和磁盘。C艿难宦畚脑诮饷芎笫视帽臼谌ㄋ得学位论文作者签名:签字日期:导师签名
第一章引言本论文的意义的其它频率信号的系统。当锁相环系统检测到相位误差时,内部的控制机制开始年,岢隽送郊觳ɡ砺跧状喂ǹ7⒈砹硕运嗷篜病康拿枋觯ǖ笔蔽匆鹬厥印V钡辏环才第一次应用于电视机水平和垂直扫描的同步撕螅嗷房J嫉玫焦惴应用。由于技术复杂和成本较高,锁相环主要用在航天领域,包括轨道卫星的测到年代,随着集成电路技术的发展,逐渐出现了集成的环路部件、通用单片锁相环以及多种专用集成锁相环,锁相环逐渐变成了一个成本低、使用方便的多功能部件,这为锁相技术在更广泛的领域应用提供了条件。目前,普遍应用锁相技术的主要有调制解调、频率合成、电视机彩色副载波提取、立体声解码、随着制造工艺的不断进步,锁相环的集成度也越来越高,从最早的用分立元件来实现,到部分模块的集成化,直到锁相环的单片集成。随着ひ盏木薮蠼剑然而随着芯片规模的增加,设计问题日益复杂化,利用可以反复使用的经过验证的功能块来缩短开发时间成为迫切的需要。杓品椒ㄒ陨杓聘从没蚬δ茏樽为基础,包括高层次的系统设计、软硬件协同设计与验证、设计和复用技术等和合理利用外部的设计咨询服务等。晶圆代工厂虵奚呱杓乒的出现让得到了很大的生存和发展空间。的规范会化是杓频姆止ず头植愕靡允迪值囊个重要的环节。核按照其存在形式可分为软核猚、固核猚和硬核甤。软核用高级语言的形式描述功能块的行为,但是不涉及电路单元的具体实现。固核是完成了综合的功能块,以网表的形式提交给客户使用;锁相环是一个能够跟踪输入信号相位和频率,并能输出被锁定相位、低抖动作用使得相位误差逐渐减小,并最终达到锁定状态。速定轨和深空测速等,性能要求较高的精密测量仪器和通信设备有时也用到它。数据时钟恢复等。随着数字技术的发展,相应出现了各种数字锁相环,它们在数字信号传输的载波同步、相干解调、位同步等方面发挥了重要的作用。系统级芯片晌狪设计的发展方向。
本文的主要内容安排大部分的设计和优化工作都需要人工来完成,因此它一般作为杓浦械挠核单元。对于硬核可采用基于移植的设计复用方法。由于硬核完成了所有以复用硬核并将其移植到目标工艺中所需的设计时间显著降低,也很适合象锁相环这种模拟模块的提供方式。本课题中的主要研究内容是设计一个通用的整数倍频的低频频率合成器,经流片验证成功后可作为时钟产生器的的硬核,流片工艺是商用淦工艺。该锁相环的工作频率范围匠I杓撇捎玫绾:结构,具有易于集成、低功耗、锁定范围宽、可无相差锁定等优点,是目前片上锁相环的主流电路形式】。设计中涉及到信号与系统、模拟集成电子学、测试方法等很多方面,有一定的的难度。论文共分拢谝徽陆彩隽怂嗷芳际醯姆⒄购捅究翁獾囊庖澹诙陆绍了锁相环电路的基本理论,包括不同的应用和各模块的线性模型,以及相