1 / 6
文档名称:

FPGA设计的秒表设计实验报告.doc

格式:doc   大小:235KB   页数:6页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

FPGA设计的秒表设计实验报告.doc

上传人:w3332654 2019/12/10 文件大小:235 KB

下载得到文件列表

FPGA设计的秒表设计实验报告.doc

文档介绍

文档介绍:《FPGA原理及应用》实验报告书(7)题目秒表设计学院专业姓名学号指导教师2015年10-12月一、实验目的掌握小型电路系统的FPGA设计法。二、实验内容用文本法结合原理图的方法设计一个秒表,并在实验箱上进行验证。秒表基本功能要求如下:(1)要求设置复位开关。当按下复位开关时,秒表清零并做好计时准备。在任何情况下只要按下复位开关,秒表都要无条件地进行复位操作,即使是在计时过程中也要无条件地进行清零操作。(2)要求设置启/停开关。当按下启/停开关后,将启动秒表并开始计时,当再按一下启/停开关时,将终止秒表的计时操作。(3)。要求设计的计时器能够显示分(2位)、秒(2位)、(1位)的时间。(4)要求秒表的最长计时时间为1小时。要求外部时钟频率尽量高,分频后再给秒表电路使用。三、实验条件1、开发软件:QuartusⅡ2、实验设备:KX_DN8EDS实验开发系统3、拟用芯片:EP3C55F484C8四、实验设计1、六进制计数器仿真波形十进制计数器分频计4、七段数码管译码器5、100进制原理图6、60进制原理图7、秒表原理图8、管脚锁定新建好工程文件,芯片选择CycloneⅢ下面的EP3C55F484C8系列。然后锁定引脚:选择Assignments→AssignmentsEditor命令。9、编译文件下载将编译产生的SOF格式配置文件下载进FPGA中。10、FPGA实验箱接线在KX-EDA40A++实验箱上进行连线,分配J4,J5的引脚,输入CLK(PIN_接到时钟信号,输入的EN,RST接到电平开关L1,L2。实验总结