文档介绍:触发器:时序逻辑电路的基本单元,能够存储一位二进制信号,具有记忆功能。触发器特点: :(基本,同步,主从,边沿)(RS,JK,D,T),它也是其他触发器的基本组成部分,是最基本的逻辑单元。基本RS触发器可以用两个或非门或两个与非门交叉耦合构成。(1)电路组成与工作原理两个或非门或两个与非门交叉耦合构成。触发器处于1状态触发器处于0状态RD为置零输入端;SD为置1输入端信号输入端,高电平有效。(2)功能表据上电路组成可列出真值表Qn+1RDSD功能Qn功能表01置1110110置0000111010*0*不定00保持0101初态Qn:触发器接收输入信号之前的状态。次态Qn+1:触发器接收输入信号之后新的稳定状态次态Qn+1的卡诺图特征方程触发器的特征方程就是触发器次态Qn+1与输入及现态Qn之间的逻辑关系式(3)特征方程描述触发器的状态转换关系及转换条件的图形称为状态图01×0/0×/01/10/(4)状态转换图和激励表RDSD/Qn→Qn+10→00→11→01→1×001100×RS触发器激励表Qn+1RDSD功能Qn功能表01置1110110置0000111010*0*不定00保持0101波形图反映触发器输入信号取值和状态之间对应关系的图形称为波形图置1置0置1置1置1保持不允许(5)+1001001111*01Qn功能简表特性方程基本RS触发器的特点(1)触发器的次态不仅与输入信号状态有关,而且与触发器的初态有关。(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。(3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。(4)有约束条件。:只要有置零或置位信号就可以直接复位或置位。同步触发器:触发器的动作只有在同步信号到达时才按照输入信号改变状态时钟脉冲:简称时钟,用CP表示,就是同步触发器中的同步信号